scls414n −april 1998 − 修订 april 2005
2
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
描述/订货 信息 (持续)
这些 设备 包含 一个 8-位 串行-在, 并行的-输出 变换 寄存器 那 feeds 一个 8-位 d-type 存储 register.
这 存储 寄存器 有 并行的 3-状态 输出. 独立的 clocks 是 提供 为 两个都 这 变换 和 存储
寄存器. 这 变换 寄存器 有 一个 直接 overriding clear (srclr
) 输入, 串行 (ser) 输入, 和 一个 串行 输出
为 cascading. 当 这 输出-使能 (oe
) 输入 是 高, 所有 输出 除了 q
H
′
是 在 这 高-阻抗
状态.
两个都 这 变换 寄存器 时钟 (srclk) 和 存储 寄存器 时钟 (rclk) 是 积极的-边缘 triggered. 如果 两个都
clocks 是 连接 一起, 这 变换 寄存器 总是 是 一个 时钟 脉冲波 ahead 的 这 存储 寄存器.
至 确保 这 高-阻抗 状态 在 电源 向上 或者 电源 向下, oe应当 是 系 至 v
CC
通过 一个 pullup
电阻; 这 最小 值 的 这 电阻 是 决定 用 这 电流-sinking 能力 的 这 驱动器.
这些 设备 是 全部地 指定 为 partial-电源-向下 产品 使用 i
止
. 这 i
止
电路系统 使不能运转 这
输出, 阻止 损害的 电流 backflow 通过 这 设备 当 它们 是 powered 向下.
函数 表格
输入
函数
SER SRCLK SRCLR RCLK OE
函数
X X X X H 输出 q
一个
−Q
H
是 无能.
X X X X L 输出 q
一个
−Q
H
是 使能.
X X L X X 变换 寄存器 是 cleared.
L
↑
H X X
第一 平台 的 这 变换 寄存器 变得 低.
其它 stages store 这 数据 的 previous 平台, 各自.
H
↑
H X X
第一 平台 的 这 变换 寄存器 变得 高.
其它 stages store 这 数据 的 previous 平台, 各自.
X X X
↑
X 变换-寄存器 数据 是 贮存 在 这 存储 寄存器.