cmos 2-连线的 串行 可擦可编程只读存储器
s-24c01a/02a/04a rev. 2.2
_30
6 seiko 器械 公司
表格 10
V
CC
=4.5 至 5.5v V
CC
=2.5 至 4.5v
Item 标识
最小值 典型值 最大值 最小值 典型值 最大值
单位
写 时间 t
WR
— 0.8 1.0 — 4.0 5.0
ms
管脚 功能
1. 地址 输入 管脚 (a0, a1, 和 a2)
连接 管脚 a0, a1, 和 a2 至 这 地 或者 这 v
CC
, 各自, 至 assign 从动装置 地址. 那里 是 8
不同的 方法 至 assign 从动装置 地址 在 这 s-24c01a 和 s-24c02a 通过 一个 结合体 的 管脚
a0, a1, 和 a2, 和 4 方法 至 assign 它们 在 这 s-24c04a 通过 一个 结合体 的 管脚 a1 和 a2.
当 这 输入 从动装置 地址 coincides 和 这 从动装置 地址 transmitted 从 这 主控 设备, 1
设备 能 是 选择 从 among 多样的 设备 连接 至 这 总线. 总是 连接 这 地址
输入 管脚 至 地 或者 v
CC
和 leave 它 不变.
2. sda (串行 数据 输入/输出) 管脚
这 sda 管脚 是 使用 为 bilateral 传递 的 串行 数据. 它 组成 的 一个 信号 输入 管脚 和 一个 nch
打开-流 晶体管 输出 管脚.
通常地 拉 向上 这 sda 线条 通过 阻抗 至 这 v
CC
, 和 使用 它 和 其它 打开-流 或者 打开-集电级
输出 设备 连接 在 一个 连线的 或者 配置.
3. scl (串行 时钟 输入) 管脚
这 scl 管脚 是 使用 为 串行 时钟 输入. 它 是 有能力 的 处理 信号 在 这 rising 和 下落 edges
的 这 scl 时钟 输入 信号. 制造 确信 这 rising 时间 和 下落 时间 遵从 至 这 规格.
4. 测试/wp 管脚
这 s-24c01a 做 不 有 一个 写 保护 (wp) 函数. 这 管脚 serves 作 一个 测试 管脚 和 shoud
总是 是 连接 至 这 地.
在 这 s-24c02a 和 s-24c04a, 这个 管脚 是 使用 为 写 保护. 当 那里 是 非 需要 为 写
保护, 连接 这 管脚 至 这 地; 当 那里 是 一个 需要 为 写 保护, 连接 这 管脚 至 这
vcc.
图示 5
写 循环
SCL
SDA
D0
写 数据
Acknowledge
停止
情况
开始
情况
t
WR