数据 薄板S524A40X11/40x21/40x41/60x81/60x51 串行 eeproM
1-5
函数 描述
I
2
C-总线 接口
这 s524a40x11/40x21/40x41/60x81/60x51 支持 这 i
2
C-总线 串行 接口 数据 传递 协议.
这 二-线 总线 组成 的 一个 串行 数据 线条 (sda) 和 一个 串行 时钟 线条 (scl). 这 sda 和 这 scl 线条
必须 是 连接 至 v
CC
用 一个 拉-向上 电阻 那 是 located somewhere 在 这 总线.
任何 设备 那 puts 数据 面向 这 总线 是 定义 作 这 “transmitter” 和 任何 设备 那 gets 数据 从 这 总线
是 这 “receiver.” 这 总线 是 控制 用 一个 主控 设备 这个 发生 这 串行 时钟 和 开始/停止
情况, controlling 总线 进入. 使用 这 a0,A1,和 a2 输入 管脚, 向上 至 第八 s524a40x11/40x21 (四
s524a40x41, 二 为 s524a60x81, 一个 为 s524a60x51) 设备 能 是 连接 至 这 一样 i
2
C-总线 作
slaves (看 图示 1-6). 两个都 这 主控 和 slaves 能 运作作 传输者 或者 接受者, 但是 这 主控 设备
确定 这个 总线 运行 模式 将 是 起作用的.
SDA
总线 主控
(传输者/
接受者)
MCU
S524A40X21
tx/rx
a0 a1 a2
从动装置 1
至 v
CC
或者 v
SS
S524A40X21
tx/rx
a0 a1 a2
从动装置 2
至 v
CC
或者 v
SS
S524A40X21
tx/rx
a0 a1 a2
从动装置 3
至 v
CC
或者 v
SS
S524A40X21
tx/rx
a0 a1 a2
从动装置 8
至 v
CC
或者 v
SS
R
V
CC
R
V
CC
SCL
注释:
1. 这 a0 做 不 影响 这 设备 地址 的 这 s524a40x41.
2. 这 a0, a1 做 不 影响 这 设备 地址 的 这 s524a60x81.
3. 这 a0, a1, 和 a2 做 不 影响 这 设备 地址 的 这 s524a60x51.
图示 1-6. 典型 配置 (16 kbits 的 记忆 在 这 i
2
C-总线)