11aug98@14:48h intermediate 版本
半导体 组 6 1998-08
c163-l
PORT0
p0l.0-7
p0h.0-7
41 - 48
51 - 58
IO port0 组成 的 这 二 8-位 双向的 i/o 端口 p0l 和 p0h. 它
是 位-wise 可编程序的 为 输入 或者 输出 通过 方向 位. 为 一个 管脚
配置 作 输入, 这 输出 驱动器 是 放 在 高-阻抗 状态.
在 情况 的 一个 外部 总线 配置, port0 serves 作 这 地址
(一个) 和 地址/数据 (ad) 总线 在 多路复用 总线 模式 和 作 这
数据 (d) 总线 在 demultiplexed 总线 模式.
demultiplexed 总线 模式:
数据 path 宽度: 8-位 16-位
p0l.0 – p0l.7: d0 – d7 d0 - d7
p0h.0 – p0h.7: i/o d8 - d15
多路复用 总线 模式:
数据 path 宽度: 8-位 16-位
p0l.0 – p0l.7: ad0 – ad7 ad0 - ad7
p0h.0 – p0h.7: a8 - a15 ad8 - ad15
PORT1
p1l.0-7
p1h.0-7
59 - 66
67, 68,
71 - 76
IO port1 组成 的 这 二 8-位 双向的 i/o 端口 p1l 和 p1h. 它
是 位-wise 可编程序的 为 输入 或者 输出 通过 方向 位. 为 一个 管脚
配置 作 输入, 这 输出 驱动器 是 放 在 高-阻抗 状态.
port1 是 使用 作 这 16-位 地址 总线 (一个) 在 demultiplexed 总线
模式 和 也 之后 切换 从 一个 demultiplexed 总线 模式 至 一个
多路复用 总线 模式.
RSTIN
79 I 重置 输入 和 施密特-触发 特性. 一个 低 水平的 在 这个 管脚
为 一个 最小 的 2 cpu 时钟 循环 当 这 振荡器 是 运动
resets 这 c163-l. 一个 内部的 pullup 电阻 准许 电源-在 重置
使用 仅有的 一个 电容 连接 至
V
SS
.
便条
: 至 let 这 重置 配置 的 port0 settle 和 至 let 这
pll 锁 一个 重置 持续时间 的 ca. 1 ms 是 推荐.
RST
输出
80 O 内部的 重置 indication 输出. 这个 管脚 是 设置 至 一个 低 水平的 当 这
部分 是 executing 也 一个 硬件-, 一个 软件- 或者 一个 看门狗 计时器
重置. rstout
仍然是 低 直到 这 einit (终止 的 initialization)
操作指南 是 executed.
NMI
81 I 非-maskable 中断 输入. 一个 高 至 低 转变 在 这个 管脚 导致
这 cpu 至 vector 至 这 nmi trap routine. 当 这 pwrdn (电源
向下) 操作指南 是 executed, 这 nmi
管脚 必须 是 低 在 顺序 至 强迫
这 c163-l 至 go 在 电源 向下 模式. 如果 nmi
是 高, 当 pwrdn
是 executed, 这 部分 将 continue 至 run 在 正常的 模式.
如果 不 使用, 管脚 nmi
应当 是 牵引的 高 externally.
管脚 定义 和 功能
(内容’d)
标识 管脚
numb.
TQFP
输入
输出-
放
函数