半导体 组 1 06.95
●
高 效能 16-位 cpu 和 4-平台 pipeline
●
100 ns 操作指南 循环 时间 在 20 mhz cpu 时钟
●
500 ns multiplication (16
×
16 位), 1
µ
s 分隔 (32 / 16 位)
●
增强 boolean 位 manipulation 设备
●
额外的 说明 至 支持 hll 和 运行 系统
●
寄存器-为基础 设计 和 多样的 能变的 寄存器 banks
●
单独的-循环 context 切换 支持
●
时钟 一代 通过 在-碎片 pll 或者 通过 直接 时钟 输入
●
向上 至 16 mbytes 直线的 地址 空间 为 代号 和 数据
●
2 kbytes 在-碎片 内部的 内存 (iram)
●
2 kbytes 在-碎片 extension 内存 (xram)
●
可编程序的 外部 总线 特性 为 不同的 地址 范围
●
8-位 或者 16-位 外部 数据 总线
●
多路复用 或者 demultiplexed 外部 地址/数据 buses
●
five 可编程序的 碎片-选择 信号
●
支撑- 和 支撑-acknowledge 总线 arbitration 支持
●
1024 字节 在-碎片 特定的 函数 寄存器 范围
●
空闲 和 电源 向下 模式
●
8-频道 中断-驱动 单独的-循环 数据 转移 设备 通过 附带的 事件
控制 (pec)
●
16-priority-水平的 中断 系统 和 56 来源, 样本-比率 向下 至 50 ns
●
16-频道 10-位 一个/d 转换器 和 9.7
µ
s 转换 时间
●
二 16-频道 俘获/对比 单位
●
4-频道 pwm 单位
●
二 multi-函数的 一般 目的 计时器 单位 和 5 计时器
●
二 串行 途径 (同步的/异步的 和 高-速-同步的)
●
可编程序的 看门狗 计时器
●
向上 至 111 一般 目的 i/o 线条, partly 和 可选择的 输入 门槛 和 hysteresis
●
supported 用 一个 wealth 的 开发 tools 像 c-compilers, macro-assembler 包装,
emulators, evaluation boards, hll-debuggers, simulators, 逻辑 分析器 disassemblers,
程序编制 boards
●
在-碎片 自举 loader
●
144-管脚 mqfp 包装 (eiaj)
这个 文档 describes 这
sab-c167sr-lm
, 这
saf-c167sr-lm
和 这
sak-c167sr-lm
.
为 simplicity 所有 版本 是 涉及 至 用 这 期
C167SR
全部地 这个 文档.
c16x-家族 的
高-效能 cmos 16-位 微控制器
进步 信息
c167sr 16-位 微控制器
C167SR