可编程序的, 高 效能
multi-阶段, pwm 控制
SC1144
© 1999 semtech corp. 652 mitchell road 新bury 园区 ca 91320
初步的 - 8月 24, 1999
4
这 sc1144 是 专利权 pending
便条:
(1) 所有 逻辑 输入 和 输出 是 打开 集电级 ttl 兼容.
管脚 描述
管脚 # 管脚 名字 管脚 函数
1V
cc 5v
供应 电压 输入 (5v 名义上的)
2 Divsel 连接 至 地 为 四 阶段 运作 和 至 逻辑 高 为 三 阶段
运作.
3 Clksel 时钟 选择: 逻辑 高 选择 内部的 时钟. 逻辑 低 选择 外部
时钟.
4 Extclk 外部 时钟 输入. 这 输出 频率 是 决定 用 (时钟 输入
freq.)/4. 输出 freq.= (时钟 输入)/4. 拉 向上 至 vcc5v 至 选择 内部的
时钟.
5R
REF
connects 至 外部 涉及 电阻. sets 这 运行 频率 的
这 内部的 时钟 和 这 ramp 时间 为 这 pwm. 涉及 电压 在
这个 管脚 是 2.05v. 修整 至 设置 250µa 在 8mhz.
6VID0
(1)
程序编制 输入 (lsb)
7VID1
(1)
程序编制 输入
8VID2
(1)
程序编制 输入
9VID3
(1)
程序编制 输入
10 VID4
(1)
程序编制 输入 (msb)
11 OC+ 在 电流 比较器. 非-反相的 输入.
12 oc- 在 电流 比较器. 反相的 输入.
13 竞赛 补偿 管脚. 补偿 是 acheived 用 连接 一个 电容 在
序列 和 一个 电阻 在 这个 管脚 和 fbg. 一个 300k ohm 电阻 必须
也 是 直接地 连接 在 这个 管脚 和 fbg.
14 FB 反馈 输入 连接 至 供应 输出.
15 B
GOUT
bandgap 涉及 输出. 输出 阻抗=3kohm. 必须 是 绕过
和 4.7nf -100nf 电容 至 fbg. 这个 电容 programs 这 软 开始
时间.
16 FBG 反馈 地面. 这个 管脚 必须 是 连接 至 返回 一侧 的 输出
caps. 这个 管脚 是 floating, (在里面 一个 二极管 漏出 的 地 管脚).
17 使能 connects 至 5v 至 使能. 连接 至 地 至 使不能运转 全部 设备.
18 地 地面 管脚
19 DRV2 阶段 2 输出
20 DRV0 阶段 0 输出
21 V
CC12V
供应 电压 为 这 场效应晶体管 驱动器/drv0-3
22 DRV1 阶段 1 输出
23 DRV3 阶段 3 输出
24 OutV sets 这 最大 drv0-3 驱动 电压 在 顺序 至 减少 切换
losses 在 这 外部 mosfets.