飞利浦 半导体 产品 数据
SCC2681双 异步的 接受者/传输者 (duart)
2004 apr 06
7
8. consecutive 写 行动 至 这 一样 command 寄存器 需要 在 least 三 edges 的 这 x1 时钟 在 写.
9. 这个 参数 是 不 适用 至 这 28-管脚 设备.
10. 运作 至 0 mhz 是 使确信 用 设计. 不管怎样, 运作 在 低 发生率 是 不 测试 和 有 不 被 典型.
块 图解
8
D0–D7
RDN
WRN
CEN
A0–A3
重置
INTRN
x1/clk
X2
4
总线 缓存区
运作 控制
地址
DECODE
r/w 控制
中断 控制
IMR
ISR
定时
波特 比率
发生器
时钟
SELECTORS
计数器/
计时器
xtal osc
CSRA
CSRB
ACR
CTUR
频道 一个
TRANSMIT
支持 reg
TRANSMIT
变换 寄存器
RECEIVE
支持 reg (3)
RECEIVE
变换 寄存器
mra1, 2
CRA
SRA
输入 端口
改变 的
状态
detectors (4)
输出 端口
函数
选择 逻辑
OPCR
TxDA
RxDA
ip0-ip6
op0-op7
V
CC
地
控制
定时
内部的 databus
频道 b
(作 在之上)
IPCR
ACR
OPR
CTLR
RxDB
TxDB
8
7
SD00085
图示 2. 块 图解