首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:600268
 
资料名称:SCC2691AC1A28
 
文件大小: 168.41K
   
说明
 
介绍:
Universal asynchronous receiver/transmitter UART
 
 


: 点此下载
  浏览型号SCC2691AC1A28的Datasheet PDF文件第10页
10
浏览型号SCC2691AC1A28的Datasheet PDF文件第11页
11
浏览型号SCC2691AC1A28的Datasheet PDF文件第12页
12
浏览型号SCC2691AC1A28的Datasheet PDF文件第13页
13

14
浏览型号SCC2691AC1A28的Datasheet PDF文件第15页
15
浏览型号SCC2691AC1A28的Datasheet PDF文件第16页
16
浏览型号SCC2691AC1A28的Datasheet PDF文件第17页
17
浏览型号SCC2691AC1A28的Datasheet PDF文件第18页
18
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 产品 规格
SCC2691普遍的 异步的 接受者/传输者 (uart)
1998 sep 04
14
至 放置 这 scc2691 在 这个 模式. 便条 那 这个 位 必须 是 设置
至 一个 逻辑 1 之后 重置.
当 这 电源-向下 模式 是 使能, 内部的 电路系统 forces 这
x1/clk 管脚 至 这 低 状态 和 这 x2 管脚 至 这 高 状态. 如果 一个
外部 时钟 是 正在 使用 至 驱动 这 设备, 它 是 推荐
那 这 时钟 源 是 三-陈述 或者 强迫 低 当 这 uart
是 在 电源-向下 模式 在 顺序 至 阻止 这 时钟 驱动器 从
正在 短的 短路.
表格 5. brg 特性
nom 比率 (波特) 真实的 16x 时钟 (khz) 错误 (%)
50 0.8 0
75 1.2 0
110 1.759 –0.069
134.5 2.153 0.059
150 2.4 0
200 3.2 0
300 4.8 0
600 9.6 0
1050 16.756 –0.260
1200 19.2 0
1800 28.8 0
2000 32.056 0.175
2400 38.4 0
4800 76.8 0
7200 115.2 0
9600 153.6 0
14.4k 230.4 0
19.2k 307.2 0
28.8k 460.8 0
38.4k 614.4 0
57.6k 921.6 0
115.2k 1843.2k 0
职责 循环 的 16x 时钟 是 50%
±
1%. 结晶 或者 时钟 = 3.6864mhz
异步的 uart communications 能 tolerate 频率 错误
的 4.1% 至 6.7% 在 一个 “clean” communications 频道. 这 百分比
的 错误 改变 作 这 character 长度 改变. 这 在之上
percentages 范围 从 5 位 不 parity 至 8 位 和 parity 和 一个
停止 位. 这 错误 和 8 位 非 parity 和 一个 停止 位 是 4.6%. 如果 一个
停止 位 长度 的 9/16 是 使用, 这 错误 容忍 将 approach 0
预定的 至 一个 能变的 错误 的 向上 至 1/16 位 时间 在 接受者 时钟 阶段
排成直线 至 这 开始 位.
acr[2:0] – mpo 输出 选择
这个 地方 programs 这 mpo 输出 管脚 至 提供 一个 的 这
下列的:
000 要求-至-send 起作用的-低 输出 (rtsn). 这个 输出 是
asserted 和 negated 通过 这 command 寄存器. rtsn
能 是 编写程序 至 是 automatically 重置 之后 这
character 在 这 传输者 是 完全地 shifted 输出 或者
当 这 接受者 先进先出 和 接受者 变换 寄存器 是 全部
使用 mr2[5] 和 mr1[7], 各自.
001 这 计数器/计时器 输出. 在 这 计时器 模式, 这个 输出 是
一个 正方形的 波 和 一个 时期 的 两次 这 值 (在 时钟
时期) 的 这 内容 的 这 ctur 和 ctlr. 在 这
计数器 模式, 这 输出 仍然是 高 直到 这 终端
计数 是 reached, 在 这个 时间 它 变得 低. 这 输出
returns 至 这 高 状态 当 这 计数器 是 stopped 用 一个
停止 计数器 command.
010 这 1x 时钟 为 这 传输者, 这个 是 这 时钟 那
shifts 这 transmitted 数据. 如果 数据 是 不 正在 trans-
mitted, 一个 非-同步 1x 时钟 是 输出.
011 这 16x 时钟 为 这 传输者. 这个 是 这 时钟 选择
用 csr[3:0] = 1111.
100 这 1x 时钟 为 这 接受者, 这个 是 这 时钟 那 样本
这 received 数据. 如果 数据 是 不 正在 received, 一个 非-syn-
chronized 1x 时钟 是 输出.
101 这 16x 时钟 为 这 接受者. 这个 是 这 时钟 选择 用
csr[7:4], 和 是 一个 1x 时钟 如果 csr[7:4] = 1111.
110 这 传输者 寄存器 empty 信号, 这个 是 这 comple-
ment 的 sr[2]. 起作用的 低 输出.
111 这 接受者 准备好 或者 先进先出 全部 信号 (complement 的
isr[2]). 起作用的-低 输出.
isr – 中断 状态 寄存器
这个 寄存器 提供 这 状态 的 所有 潜在的 中断 来源. 这
内容 的 这个 寄存器 是 masked 用 这 中断 掩饰 寄存器
(imr). 如果 一个 位 在 这 isr 是 一个 ‘1’ 和 这 相应的 位 在 这 imr
是 也 一个 ‘1’, 这 intrn 输出 是 asserted (低). 如果 这 相应的
位 在 这 imr 是 一个 零, 这 状态 的 这 位 在 这 isr 有 非 效应 在
这 intrn 输出. 便条 那 这 imr 做 不 掩饰 这 读 的
这 isr; 这 真实 状态 是 提供 regardless 的 这 内容 的 这
imr. 这个 寄存器 是 cleared 当 这 设备 是 重置.
isr[7] – mpi 改变-的-状态
这个 位 是 设置 当 一个 改变-的-状态 occurs 在 这 mpi 输入 管脚. 它
是 重置 用 一个 重置 改变 中断 command.
isr[6] – mpi 电流 状态
这个 位 提供 这 电流 状态 的 这 mpi 管脚. 这个 信息 是
latched 和 reflects 这 状态 的 这 管脚 在 这 leading 边缘 的 这
isr 准备好 循环.
isr[4] – 计数器 准备好
在 这 计数器 模式 的 运作, 这个 位 是 设置 当 这 计数器
reaches 终端 计数 和 是 重置 当 这 计数器 是 stopped 用
一个 停止 计数器 command.
在 这 计时器 模式, 这个 位 是 设置 once 各自 循环 的 这 发生
正方形的 波 (每 其它 时间 这 c/t reaches 零 计数). 这 位
是 重置 用 一个 停止 计数器 command. 这 command, 不管怎样, 做
不 停止 这 c/t.
isr[3] – 改变 在 破裂
这个 位, 当 设置, indicates 那 这 接受者 有 发现 这
beginning 或者 终止 的 一个 received 破裂. 它 是 重置 当 这 cpu
issues 一个 重置 破裂 改变 中断 command.
isr[2] – 接受者 准备好 或者 先进先出 全部
这 函数 的 这个 位 是 编写程序 用 mr1[6]. 如果 编写程序 作
接受者 准备好, 它 indicates 那 一个 character 有 被 received 和 是
waiting 在 这 先进先出 至 是 读 用 这 cpu. 它 是 设置 当 这
character 是 transferred 从 这 receive 变换 寄存器 至 这 先进先出
和 重置 当 这 cpu 读 这 接受者 先进先出. 如果 这 先进先出
包含 更多 characters, 这 位 将 是 设置 又一次 之后 这 先进先出 是
读. 如果 编写程序 作 先进先出 全部, 它 是 设置 当 一个 character 是
transferred 从 这 receive 支持 寄存器 至 这 receive 先进先出 和
这 转移 导致 这 先进先出 至 变为 全部, i.e., 所有 三 先进先出
positions 是 occupied. 它 是 重置 当 这 先进先出 是 读 和 那里 是
非 character 在 这 receive 变换 寄存器. 如果 那里 是 一个 character
waiting 在 这 receive 变换 寄存器 因为 这 先进先出 是 全部, 这 位 是
设置 又一次 当 这 waiting character 是 transferred 在 这 先进先出.
isr[1] – 传输者 empty
这个 位 是 一个 复制 的 txemt (sr[3]).
isr[0] – 传输者 准备好
这个 位 是 一个 复制 的 txrdy (sr[2]).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com