SLx 24C64
半导体 组 5 初步的 1998-07-27
管脚 定义 和 功能
管脚 描述
串行 时钟 (scl)
这 SCL 输入 是 使用 至 时钟 数据 在 这 设备 在 这 rising 边缘 和 至 时钟 数据
输出 的 这 设备 在 这 下落 边缘.
串行 数据 (sda)
SDA 是 一个 双向的 管脚 使用 至 转移 地址, 数据 或者 控制 信息 在 这
设备 或者 至 转移 数据 输出 的 这 设备. 这 输出 是 打开 流, performing 一个 连线的
和 函数 和 任何 号码 的 其它 打开 流 或者 打开 集电级 设备. 这 SDA
总线 需要 一个 拉-向上 电阻 至
V
CC
.
碎片 选择 (cs0, cs1, cs2)
这 cs0, CS1 和 CS2 管脚 是 碎片 选择 输入 也 hard 连线的 或者 actively 驱动
至
V
CC
或者
V
SS
. 这些 输入 准许 这 选择 的 一个 的 第八 可能 设备 分享
acommonbus.
写 保护 (wp)
WP 切换 至
V
SS
准许 正常的 读/写 行动.
WP 切换 至
V
CC
保护 这 可擦可编程只读存储器 相反 改变 (硬件 写 保护).
表格 1
管脚 非. 标识 函数
1, 2, 3 cs0, cs1, CS2 碎片 选择 输入
4
V
SS
地面
5 SDA 串行 双向的 数据 总线
6 SCL 串行 时钟 输入
7 WP 写 保护 输入
8
V
CC
供应 电压