3
SP5055
函数的 描述
这 sp5055 是 编写程序 从 一个 i
2
c 总线. 数据 和
时钟 是 喂养 在 在 这 sda 和 scl 线条 各自 作
定义 用 这 i
2
c 总线 format. 这 synthesiser 能 也
接受 新 数据 (写 模式) 或者 send 数据 (读 模式). 这
tables 在 图. 3 illustrate 这 format 的 这 数据. 这 设备
能 是 编写程序 至 respond 至 一些 地址, 这个
使能 这 使用 的 更多 比 一个 synthesiser 在 一个 i
2
c 总线
系统. 表格 4 显示 如何 这 地址 是 选择 用
应用 一个 电压 至 p3. 这 last 位 的 这 地址 字节
(r/w) sets 这 设备 在 读 模式 如果 它 是 高 和 写
模式 如果 它 是 低. 当 这 sp5055 receives 一个 准确无误的 地址
字节 它 pulls 这 sda 线条 低 在 这 acknowledge 时期
和 在 下列的 acknowledge 时期 之后 更远 数据
字节 是 编写程序. 当 这 sp5055 是 编写程序
在 这 读 模式 这 controlling 设备 accepting 这 数据
必须 拉 向下 这 sda 线条 在 这 下列的 acknowledge
时期 至 读 另一 状态 字节.
写 模式 (频率 综合)
当 这 设备 是 在 这 写 模式 字节 2 + 3 选择 这
synthesised 频率 当 字节 4 + 5 选择 这 输出 端口
states 和 承担 打气 信息.
once 这 准确无误的 地址 是 received 和 acknowledged,
这 第一 位 的 这 next 字节 确定 whether 那 字节 是
interpreted 作 字节 2 或者 4, 一个 逻辑 0 为 频率 信息
和 一个 逻辑 1 为 承担 打气 和 输出 端口 信息.
额外的 数据 字节 能 是 entered 没有 这 需要 至
re-地址 这 设备 直到 一个 i
2
c 停止 情况 是 recognised.
这个 准许 一个 平整的 频率 sweep 为 fine tuning 或者 afc
目的.
如果 这 传递 的 数据 是 stopped mid-字节 (i.e., 用
另一 设备 在 这 总线) 然后 这 先前 编写程序
字节 是 maintained.
频率 数据 从 字节 2 和 3 是 贮存 在 一个 15-位 变换
寄存器 和 是 使用 至 控制 这 分隔 比率 的 这 15-位
可编程序的 分隔物 这个 是 preceded 用 一个 分隔-用-16
预分频器 和 放大器 至 给 极好的 敏锐的 在 这 local
振荡器 输入; 看 图 5. 这 输入 阻抗 是 显示 在
图 7.
这 编写程序 频率 能 是 计算 用
乘以 这 编写程序 分隔 比率 用 16 时间 这
comparison 频率 f
竞赛
.
当 频率 数据 是 entered, 这 阶段 比较器,
通过 这 承担 打气 和 varactor 驱动 放大器, adjusts 这
local 振荡器 控制 电压 直到 这 输出 的 这
可编程序的 分隔物 是 频率 和 阶段 锁 至 这
comparison 频率.
这 涉及 频率 将 是 发生 用 一个 外部
源 capacitively 结合 在 管脚 2 或者 提供 用 一个 在-
板 4mhz 结晶 控制 振荡器.
便条 那 这 comparison 频率 是 7·8125khz 当 一个
4mhz 涉及 是 使用.
位 2 的 字节 4 的 这 程序编制 数据 (cp) 控制 这
电流 在 这 承担 打气 电路, 一个 逻辑 1 为 ±170µa 和
一个 逻辑 0 为 ±50µa, 准许 补偿 为 这 能变的
tuning 斜度 的 这 tuner 和 也 至 使能 快 频道
改变 在 这 全部 带宽. 位 4 的 字节 4 (t0) 使不能运转 这
承担 打气 如果 设置 至 一个 逻辑 1. 位 8 的 字节 4 (os) switches
这 承担 打气 驱动 放大器’s 输出 止 当 它 是 设置 至
一个 逻辑 1. 位 3 的 字节 4 (t1) 选择 一个 测试 模式 在哪里 这
阶段 比较器 输入 是 有 在 p6 和 p7, 一个 逻辑
1 connects f
竞赛
至 p6 和 f
div
至 p7.
字节 5 programs 这 输出 端口 p0 至 p7; 在 一个 逻辑 0 为
一个 高 阻抗 输出, 逻辑 1 为 低 阻抗 (在).
读 模式
当 这 设备 是 在 这 读 模式 这 状态 数据 读 从
这 设备 在 这 sda 线条 takes 这 表格 显示 在 表格 2.
位 1 (por) 是 这 电源-在 重置 指示信号 和 是 设置 至 一个 逻辑
1 如果 这 电源 供应 至 这 设备 有 dropped 在下 3v 和 这
编写程序 信息 lost (e.g., 当 这 设备 是 initially
转变 在). 这 por 是 设置 至 0 当 这 读 sequence 是
terminated 用 一个 停止 command. 这 输出 是 所有 设置 至 高
阻抗 当 这 设备 是 initially powered 向上. 位 2 (fl)
indicates whether 这 设备 是 阶段 锁, 一个 逻辑 1 是 呈现
如果 这 设备 是 锁 和 一个 逻辑 0 如果 这 设备 是 unlocked.
图. 2 块 图解