3/23
STW81100
表格 2. 管脚 描述
管脚 非 名字 描述 Observations
1 vdd_vco1 vco 电源 供应
2 vdd_div2 分隔物 用 2 电源 供应
3 vdd_outbuf 输出 缓存区 电源 供应
4 OUTBUFP lo 缓存区 积极的 输出 打开 集电级
5 OUTBUFN lo 缓存区 负的 输出 打开 集电级
6 vdd_div4 分隔物 用 4 电源 供应
7 vdd_vco2 vco 电源 供应
8 vdd_静电释放 静电释放 积极的 栏杆 电源 供应
9 VCTRL vco 控制 电压
10 ICP pll 承担 打气 输出
11 REXT 外部 阻抗 连接 为 pll 承担
打气
12 vdd_cp 电源 供应 为 承担 打气
13 TEST1 测试 输入 1 使用 仅有的 为 测试 目的
14 锁_det 锁 探测器 cmos 输出
15 TEST2 测试 输入 2 使用 仅有的 为 测试 目的
16 ref_在 涉及 频率 输入
17 vdd_pll pll 数字的 电源 供应
18 extvco_inn 外部 vco 负的 输入
19 extvco_inp 外部 vco 积极的 输入
20 vdd_bufvco vco 缓存区 电源 供应
21 ATPGON scan 模式 使活动
22
vdd_i
2
CI
2
c 总线 电源 供应
23 ext_pd 电源 向下 硬件 cmos 输入
24 SDA
I
2
cbus 数据 线条
cmos bidir 施密特 triggered
25 SCL
I
2
cbus 时钟 线条
cmos 输入
26 ADD0
I
2
cbus 地址 选择 管脚
cmos 输入
27 ADD1
I
2
cbus 地址 选择 管脚
cmos 输入
28 ADD2
I
2
cbus 地址 选择 管脚
cmos 输入