tfp401, tfp401a
德州仪器
PanelBus
数字的 接受者
slds120b - march 2000
–
修订 六月 2003
3
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
函数的 块 图解
_
+
获得
频道 2
_
+
获得
频道 1
_
+
获得
频道 0
_
+
PLL
数据 恢复
和
同步
TMDS
解码器
ch2(0-9)
ch1(0-9)
ch0(0-9)
嵌板
接口
red(0-7)
CTL3
CTL2
grn(0-7)
CTL1
blu(0-7)
VSYNC
HSYNC
qe(0-23)
qo(0-23)
ODCK
DE
SCDT
CTL3
CTL2
CTL1
VSYNC
HSYNC
1.8 v
调整器
3.3 v
内部的 50-
Ω
末端
3.3 v
3.3 v
Rx2+
rx2-
Rx1+
rx1-
Rx0+
rx0-
RxC+
rxc-
终端 功能
终端
i/o 描述
名字 非.
i/o 描述
AGND 79,83,87,
89,92
地 相似物 地面
–
地面 涉及 和 电流 返回 为 相似物 电路系统.
AV
DD
82,84,88,
95
V
DD
相似物 v
DD
–
电源 供应 为 相似物 电路系统. nominally 3.3 v
ctl[3:1] 42,41,40 做 一般-目的 控制 信号
–
使用 为 用户 定义 控制. ctl1 是 不 powered-向下 通过 pdo.
DE 46 做 输出 数据 使能
–
使用 至 表明 时间 的 起作用的 video 显示 相比 非-起作用的 显示 或者 blank 时间.
在 blank, 仅有的 hsync, vsync, 和 ctl1-3 是 transmitted. 在 时间 的 起作用的 display, 或者 non-blank,
仅有的 pixel 数据, qe[23:0] 和 qo[23:0], 是 transmitted.
高 : 起作用的 显示 时间
低: blank 时间
DFO 1 DI 输出 时钟 数据 format
–
控制 这 输出 时钟 (odck) format 为 也 tft 或者 dstn 嵌板 支持. 为
tft 支持 odck 时钟 runs continuously. 为 dstn 支持 odck 仅有的 clocks 当 de 是 高, 否则
odck 是 使保持 低 当 de 是 低.
高 : dstn 支持/odck 使保持 低 当 de = 低
低: tft 支持/odck runs continuously.
DGND 5,39,68 地 数字的 地面
–
地面 涉及 和 电流 返回 为 数字的 核心
DV
DD
6,38,67 V
DD
数字的 v
DD
–
电源 供应 为 数字的 核心. nominally 3.3 v
ext_res 96 AI 内部的 阻抗 相一致
–
这 tfp401/40a 是 内部 优化 为 阻抗 相一致 在 50
Ω
. 一个
外部 电阻 系 至 这个 管脚 将 有 非 效应 在 设备 效能.
HSYNC 48 做 horizontal 同步 输出
RSVD 99 DI 保留. 必须 是 系 高 为 正常的 运作.
OV
DD
18,29,43,
57,78
V
DD
输出 驱动器 v
DD
–
电源 供应 为 输出 驱动器. nominally 3.3 v
ODCK 44 做 输出 数据 时钟 - pixel 时钟. 所有 pixel 输出 qe[23:0] 和 qo[23:0] (如果 在 2-pixel/clock mode) along 和
de, hsync, vsync 和 ctl[3:1] 是 同步 至 这个 时钟.