slls428f − 六月2000 − 修订 january 2004
14
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
涉及 时钟 输入
这 涉及 时钟 (gtx_clk) 是 一个 外部 输入 时钟 那 synchronizes 这 传输者 接口. 这
涉及时钟 是 然后 multiplied 在 频率 10 时间 至 生产 这 内部的 serialization 位 时钟. 这 内部的
serialization 位 时钟 是频率-锁 至 这 涉及 时钟 和 使用 至 时钟 输出 这 串行 transmit 数据
在 两个都 它的 rising 和 下落 边缘, 供应 一个 串行 数据 比率 那 是 20 时间 这 涉及 时钟.
运行 频率 范围
这 tlk1501 是 优化 为 运作 在 一个 串行 数据 比率 的 1.2 gbps. 这 tlk1501 将 运作 在 一个 串行
数据比率 在 0.6 gbps 至 1.5 gbps. 这 gtx_clk 必须 是 在里面
±
100 ppm 的 这 desired 并行的 数据
比率 时钟.
testability
这 tlk1501 有 一个 comprehensive suite 的 建造-在 自-tests. 这 loopback 函数 提供 为 在-速
测试的 这 transmit/receive portions 的 这 电路系统. 这 使能 终端 准许 为 所有 电路系统 至 是 无能
所以 那 一个 安静的 电流 测试 能 是 执行. 这 prbs 函数 准许 为 一个 bist (建造-在 自-测试).
loopback 测试
这 transceiver 能 提供 一个 自-测试 函数 用 enabling (loopen) 这 内部的 循环-后面的 path. enabling
这个 终端 导致串行-transmitted 数据 至 是 routed 内部 至 这 接受者. 这 并行的 数据 输出 能
是 对照的 至 这 并行的 输入 数据 为 函数的 verification. (这 外部 差别的 输出 是 使保持 在 一个
高-阻抗 状态 在 这 loopback 测试.)
建造-在 自-测试 (bist)
这 tlk1501 有 一个 bist 函数. 用 结合 prbs 和 loopback, 一个 有效的 自-测试 的 所有 这 电路系统
运动 在 全部 速 能 是 认识到. 这 successful completion 的 这 bist 是 reported 在 这
rx_er/prbs_通过 终端.
电源-在 重置
在之上应用 的 最小 有效的 电源, 这 tlk1501 发生 一个 电源-在 重置. 在 这 电源-在 重置
这 rxd, rx_er, 和 rx_dv/los 信号 terminals 至 go 至 一个 高-阻抗 state. 这 rx_clk 是 使保持 low.
这 长度 的 这 电源-在 重置 循环 是 依赖 在之上 这 refclk 频率, 但是 是 较少 比 1 ms.