函数的 描述
(持续)
数字的 系统 接口
这 数字的 系统 接口 (dsi) 在 这 TP3420A com-
bines “B” 和 “D” 频道 数据 面向 一般 管脚 至 提供
最大 flexibility 和 最小 管脚 计数. 一些 multi-
plexed formats 的 这 B 和 D 频道 数据 是 有 作
显示 在
图示 3
. 选择 是 制造 通过 这 控制 regis-
ter.
nta, NTF 和 TES 模式: 在 这个 接口, 阶段 skew 是-
tween transmit 和 receive frames 将 是 accommodated
当 这 设备 是 一个 从动装置 在 这 数字的 接口 (nt 和
TES 模式) 自从 独立的 框架 同步 输入 (
图示 3
),
FS
一个
和 FS
b
, 是 提供. 各自 的 这些 synchronizes 一个
计数器 这个 门 这 转移 的 B1 和 B2 途径 在
consecutive 时间-slots 横过 这 数字的 接口. 这 串行
变换 比率 是 决定 用 这 BCLK 输入, 和 将 是 任何
多样的 的 8 kHz 从 256 kHz 至 4.096 mhz. 因此, 为 ap-
plications 在 一个 PABX 线条-card (在 NT 模式), 这 “B” 和 “D”
频道 slots 能 是 连接 至 一个 TDM 总线 和 assigned
至 一个 时间-slot.
TEM 模式: 在 TE 主控 模式 (tem), FS
一个
是 一个 输出 (
图-
ure 4
) 表明 这 开始 的 两个都 transmit 和 receive “B”
频道 数据 transfers. BCLK 是 也 一个 输出 在 这 串行
数据 变换 比率, 这个 是 依赖 在 这 format 选择,
看
表格 5
.
TES 模式: 为 产品 此类 作 这 网络 一侧 的 一个
nt-2, e.g. 一个 PBX trunk card, 这 TE 从动装置 (tes) 模式 是
提供. 这个 “slave-slave” 模式 准许 这 传递
一侧 的 这 设备 至 是 一个 从动装置 至 这 received 框架 定时,
当 这 数字的 系统 接口 是 也 在 一个 从动装置 模式 i.e.
FS
一个
,fs
b
和 BCLK 是 输入. 这 数字的 系统 接口
包含 elastic 缓存区 这个 准许 任何 arbitrary 阶段 rela-
tionship 在 各自 FS 输入 和 这 received i.430
框架.
JITTER ABSORPTION 和 阶段 WANDER 缓存区
这 TP3420A 有 一个 改进 串行 数据 缓存区 电路 至
handle 大 amounts 的 阶段 wander exceeding 这
规格 的 18 µs pk-至-pk, regardless 的 这 阶段 dif-
ference 在 这 transmit 和 receive frames. 一个 SLIP 在-
dicator 中断 是 发生 至 inform 这 CPU 如果 这 阶段
背离 在 二 clocks 超过 这 boundary 的 这
电路, 造成 这 数据 缓存区 至 调整 这 内部的 延迟 至
accommodate 这个. 下面 一些, 但是 不 所有, circumstances
这个 将 结果 在 数据 errors 作 这 slip occurs. 独立的 在-
terrupt 状态 值 (slip — TX 和 SLIP — rx) 表明
这 时钟 slippage 在 这 transmit 缓存区 或者 这 接受者 缓存区.
TES 模式 也 提供 一个 同步 时钟 输出
(sclk) 这个 是 阶段-锁 至 这 received 线条 信号;
SCLK 将 是 使用 作 这 BCLK 源.
表格 3. DSI Format 比率
BLCK 作 BCLK 作
Format DSI 主控 DSI 从动装置
(输出)
(便条 5)
(输入)
1 2.048 MHz 256 khz–4.096 MHz
2 256 kHz 256 khz–4.096 MHz
BLCK 作 BCLK 作
Format DSI 主控 DSI 从动装置
(输出)
(便条 5)
(输入)
3 512 kHz 512 khz–4.096 MHz
4 2.56 MHz 256 khz–4.096 MHz
便条 5:
也 SCLK 输出 在 TES 模式.
MICROWIRE 控制 接口
一个 串行 接口, 这个 能 是 clocked independently 从
这 “B” 和 “D” 频道 系统 接口, 是 提供 为 mi-
croprocessor 控制 的 各种各样的 功能 在 这 tp3420. 这个
端口 能 是 使用 当 这 设备 是 powered 向上 或者 powered
向下. 所有 数据 transfers 组成 的 一个 单独的 字节 shifted 在
这 控制 寄存器 通过 这 CI 管脚, 同时发生的 和 一个
单独的 字节 shifted 输出 从 这 状态 寄存器 通过 这 CO
管脚.
数据 shifts 在 至 CI 在 rising edges 的 CCLK 和 输出 从 CO
在 下落 edges 当 CS 是 牵引的 低 为 8 循环 的 cclk.
一个 中断 输出, INT 变得 低 至 alert 这 微处理器
whenever 一个 改变 occurs 在 一个 或者 更多 的 这 情况
表明 在 这 状态 寄存器. 这个 latched 输出 是
cleared 至 一个 高 阻抗 状态 用 这 第一 rising CCLK
边缘 之后 CS 变得 低. 中断 源(s) occurring 当
另一 是 安静的 pending 是 贮存 在 一个 堆栈 和 读 在 se-
quence, 用 造成 另一 中断 在 这 终止 的 这 cur-
rent CS 循环 (int 能 go 低 仅有的 当 CS 是 高). 当
读 这 状态 寄存器 这 CI 输入 是 也 使能,
因此 一个 “dummy” command e.g. nop(x’ff) 必须 是
承载 在 CI 作 CO 是 读.
各自 源 的 一个 中断 事件 (
e.g.,
ei, ai, slip) 在 这
设备 有 一个 内部的 获得, 此类 那 这 occurrence 的 那
事件 是 贮存 直到 读 从 这 状态 寄存器. 多样的
events 将 是 reported 在 转变 用 这 设备 在 一个 圆形的
manner. 那里 是 非 priority criteria. 如果 多样的 occurrences
的 这 一样 事件 出现 (
e.g.,
ei, followed 用 AI 和 然后 ei)
和 如果 left unserviced, 比 这 第二 occurrence (的 EI 在
这个 例子) 将 在-写 这 第一. 也 如果 一个 multiframe 在-
terrupt 此类 作 MFR1 中断 是 不 serviced 在之前 一个 秒-
ond occurrence 的 这 MFR1 中断, 然后 这 第二 值
在 这 M1–M4 位 将 overwrite 这 第一. 这 DI 中断
clears 所有 pending 中断 和 表明 这 重置 状态 的
这 设备. 这 LSD 中断 是 发生 independently
和 是 仅有的 有效的 当 这 设备 是 在 低 电源 模式
(pdn). 一个 PUP command resets 这 线条 信号 发现 电路
和 这 LSD 中断. 一个 PDN command resets 和
re-使能 这 LSD 电路 和 中断.
图示 5
显示 这 定时 为 这个 接口, 和
表格 4
和
表格 5
列表 这 控制 功能 和 状态 指示信号.
有伸缩性的 MICROWIRE 端口
这 MICROWIRE 端口 的 这 TP3420A 有 被 增强
此类 那 它 能 连接 至 标准 MICROWIRE 主控
设备 (此类 作 National’s 微控制器 的 这 HPC 和
COP families) 作 好 作 这 SCP 接口 主控 从 这
Motorola 微控制器 家族. SCP 是 这 串行 控制
端口 在 设备 此类 作 这 MC68302 或者 这 MC145488
hdlc. 看 这 MICROWIRE 端口 定时 图解 和 这
产品 部分.
www.国家的.com7