1996 Jan 23 14
飞利浦 半导体 产品 规格
1.4 ghz i
2
c-总线 控制 synthesizer
TSA5522
flock flag (fl) definition
当 这 锁 输出 是 低 这 最大 频率
背离
(∆
f) 从 稳固的 频率 能 是 表示 作
跟随:
在哪里:
K
vco
= 振荡器 斜度 hz/v
I
CP
= 承担-打气 电流 (一个)
K
O
= 4
×
10E6
c1, c2 = 循环 过滤 电容.
在 这 应用:
K
VCO
= 16 mhz/v (uhf 带宽)
I
CP
= 250
µ
一个
C1 = 180 nf, c2 = 39 nF
∆
f=
±
31.2 khz.
∆
f
K
VCO
K
O
--------------
I
CP
C1 C2
+
()
C1 C2
×()
-----------------------------
××±
=
图.7 循环 过滤.
handbook, halfpage
MBE331
C1
R
C2
表格 9
锁 输出 / fl flag 设置
描述 情况 最小值 最大值 单位
时间 span 在 真实的 阶段 锁 和 锁 位 是 低
(或者 fl flag = 1)
RSA = 1; rsb = 1 1024 1152
µ
s
RSA = 1; rsb = 1 2048 2304
µ
s
RSB = 0 1280 1440
µ
s
时间 span 在 这 循环 losing 锁 和 锁 位 是
高 或者 (fl flag = 0)
0 300
µ
s