函数的 描述
电源-在 INITIALIZATION
当 电源 是 第一 应用, 电源-在 重置 cir-
cuitry initializes COMBO IIG 和 puts 它 在 这
电源-向下 状态. 这 增益 控制 寄存器 为
这 transmit 和 receive 增益 sections 是 pro-
grammed 为 非 输出, 这 混合的 balance 电路
是 转变 止, 这 power 放大 是 无能 和 这
设备 是 在 这 非-delayed 定时 模式. 这
获得 方向 寄存器 (ldr) 是 前-设置 和 所有
IL 管脚 编写程序 作 输入, 放置 这 SLIC
接口 管脚 在 一个 高 阻抗 状态. 这
ci/o 管脚 是 设置 作 一个 输入 准备好 f或者 这 第一 con-
trol 字节 的 这 initialization sequence. 其它 最初的
states 在 这 控制 寄存器 是 表明 在 ta-
ble 2.
一个 重置 至 这些 一样 最初的 情况 将 也 是
强迫 用 驱动 这 MR 管脚 短促地高. 这个
将 是 完毕 也 当 powered-向上 或者 向下. 为
正常的 运作 这个 管脚 必须 是 牵引的 低. 如果 不
使用, MR 应当 是 hard-连线的 至 地面.
这 desired 模式 为 所有 可编程序的 功能
将 是 initialized 通过 这 控制 端口 较早的 至 一个
电源-向上 command.
接口, 控制, 重置
名字
管脚
类型
TS5070
FN
TS5071
N
函数 描述
IL5
IL4
IL3
IL2
IL1
IL0
i/o
i/o
i/o
i/o
i/o
i/o
23
24
6
7
25
26
–
16
4
5
17
18
接口
Latches
IL5 通过 IL0 是 有 在 这 ts5070,
IL4 通过 IL0 是 有 在 这 ts5071.
各自 接口 获得 i/o 管脚 将 是 individually
编写程序 作 一个 输入 或者 一个 输出 决定 用 这
状态 的 这 相应的 位 在 这 获得 方向
寄存器 (ldr) . 为 管脚 配置 作 输入, 这 逻辑
状态 sensed 在 各自 输入 是 latched 在 这 接口
获得 寄存器 (ilr) whenever 控制 数据 是 写 至
COMBO iig, 当 CS 是 低, 和 这 信息 是
shifted 输出 在 这 CO (或者 ci/o) 管脚. When 配置 作
输出, 控制 数据 写 在 这 ILR 呈现 在 这
相应的 IL 管脚.
CCLK I 13 9 控制 时钟 这个 时钟 shifts 串行 控制 信息 在 或者 输出 的 CI
或者 CO (或者 ci/o) 当 这 CS 输入 是 低 取决于 在
这 电流 操作指南. CCLK 将 是 异步的 和
这 其它 系统 clocks.
ci/o i/o – 8 控制 数据
输入/输出
这个 是 控制 数据 i/o 管脚 wich 是 提供 在 这
ts5071. 串行 控制 信息 是 shifted 在 或者 输出 的
COMBO IIG 在 这个 管脚 当 CS 是 低. 这 方向 的
这 数据 是 决定 用 这 电流 操作指南 作 定义
在 表格 1.
CI
CO
I
O
12
11
–
–
控制 数据
输入
控制 数据
输出
这些 是 独立的 控制, availables 仅有的 在 这
ts5070. 它们 能 是 连线的 一起 如果 必需的.
CS I 14 10 碎片 选择 当 这个 管脚 是 低, 控制 信息 能 是 写 至
或者 读 从 这 COMBO IIG 通过 这 CI 和 CO 管脚 (或者
ci/o).
MR I 15 11 主控 重置 这个 逻辑 输入 必须 是 牵引的 低 为 正常的 运作 的
COMBO iig. 当 牵引的 短促地 高, 所有
可编程序的 寄存器 在 这 设备 是 重置 至 这
states 指定 下面 ”Power–on initialization”.
TS5070 - TS5071
6/32