函数的 描述
(持续)
VI - 用户 Definable Character
这 stv9422/24 一个llows 这 用户 至 dynamically
定义 character(s) 为 his 自己的 needs (为 一个 特定的
标志 为 例子). 像 这 只读存储器 characters, 一个
UDC 是 制造 的 一个 12 pixels x 18 slices 点 矩阵变换,
但是 一个 更多 slice 是 增加 为 这 vertical shad-
owing 当 一些 UDCs 是 gathered 至 制造 一个
特定的 好 character (看 图示 8).
在 一个 udc, each pixel 是 定义 和 一个 位, 1 谈及
至 foreground, 和 0 至 background 颜色. 各自
slice 的 一个 UDC 使用 2 字节 :
增加 +
1
- - - - PX11 PX10 PX9 PX8
增加
(甚至)
PX7 PX6 PX5 PX4 PX3 PX2 PX1 PX0
PX11 是 这 left 大多数 pixel. Character slice 地址 :
SLICE 地址 = 38 x (character 号码)
+ (slice 号码).
在哪里 :
- CHARACTER 号码 是 这 号码 给 用
这 character 代号,
- SLICE 号码 是 这 号码 给 用 这 slice
interpolator (n
°
的 这 电流 slice 的 这 strip :
1 < <18)
VII - 只读存储器 Character 发生器
这 stv9422/24 包含 一个 只读存储器 character gen-
erator 这个 是 制造 的 128 alphanumeric 或者
graphic characters (看 表格 1)
VIII - PLL
这 PLL 函数 的 这 stv9422/24 提供 这
内部的 pixel 时钟 锁 在 这 horizontalsynchro
信号 和 使用 用 这 显示 处理器 至 gener-
ate 这 r, g, B 和 快 blancking信号.它 是制造
的 2 plls. 这 第一 一个 一个alogic (看 图示 9),
提供 一个 高 频率 信号 锁 在 这
结晶 频率. 这 频率 乘法器 是 给
用 :
N=2
⋅
(fm[3:0] + 3)
在哪里 fm[3:0] 是 这 值 的 这 频率
乘法器 寄存器.
FILTRE
%N F
XTAL
VCO
N
.
F
XTAL
9422-12.ai
图示 9 :
Analogic PLL
这 第二 pll, 全部 数字的 (看 图示 10), pro-
vides 一个 pixel 频率 锁 在 这 horizontal
synchro 信号. 这 比率 在 这 发生率
的 这些 2 信号 是 :
M = 12 x (ld[5:0] + 1)
在哪里 ld[5:0] 是 这 值 的 这 线条 持续时间
寄存器.
ALGO
%M F
h-同步
%D
M
.
F
h-同步
err(n)d(n)
N
.
F
XTAL
9422-13.ai
图示 10 :
数字的 PLL
viii.1 - 程序编制 的 这 PLL 寄存器
频率 乘法器
(@3ff7)
这个 寄存器 给 这 比率 在 这 结晶
频率 和 这 高 频率 的 这 信号
使用 用 这 2
nd
PLL至 提供, 用 分隔, 这 pixel
时钟. 这 值 的 这个 高 频率 必须 是
near 至 200MHz (为 例子 如果 这 结晶 是 一个
8mhz, 这 值 的 FM 必须 是 equal 至 10) 和
更好 比 6 x (pixel 频率).
最初的 Pixel 时期
(@3ff6)
这个 寄存器 准许 至 增加 这 速 of 这
convergence 的 这 PLL 当 这 horizontal fre-
quency 改变 (新 graphic standart). 这 rela-
tionship 在 fm[3:0], pp[7:0],ld[5:0],F
HSYNC
和 F
XTAL
是 :
pp[7:0]
=
round
8
⋅
2
⋅
(
FM[3:0]
+
3
)
⋅
F
XTAL
12
⋅
(
ld[5:0]
+
1
)
⋅
F
HSYNC
±
24
Locking 情况 时间 常量
(@ 3ff4)
这个 register gives the constants as[2:0] 一个nd
bs[2:0] 使用 用 这 algo 部分 的 这 PLL (看 图示
10) 至 计算, 从 这 阶段 错误, err(n), 这
新 值, d(n), 的 这 分隔 的 这 高 fre-
quency 信号 至 提供 这 pixel 时钟. 这些 二
constants 是 使用 仅有的 在 locking 情况, 这个
是 真实, 如果 这 阶段 错误 是 较少 比 一个 fixed 值
在 在 least, 4 scan 线条. 如果 这 阶段 错误
变为 更好 比 这 fixed 值, 这 PLL 是
不 在 locking 情况 但是 在 俘获 处理. 在
这个 情况, 这 algo 部分 的 这 PLL 使用 这 其它
constants, af[2:0] 和 bf[2:0], 给 用 这 next
寄存器.
俘获 处理 时间 常量
(@ 3ff5)
这 选择 在 这些 二 时间 constants
(locking 情况 或者 俘获 处理) 准许 至
decrease 这 俘获 处理 时间 用 changing 这
时间 回馈 的 这 pll.
STV9422 - STV9424
12/15