1998 Jul 07 5
飞利浦 半导体 目标 规格
sdh/sonet stm1/oc3 postamplifiers tza3034t; tza3034u
使牢固结合 垫子 locations
图.3 使牢固结合 垫子 locations: tza3034u.
(1) 典型 值.
垫子 大小: 90
×
90
µ
m.
handbook, 全部 pagewidth
AGND 4
V
CCD
27
测试
26
DGND
25
DOUT
24
DOUTQ
23
DGND
22
TEST21
DGND
20
AGND
6
DIN
7
DINQ
8
AGND 9
测试 10
V
CCA
11
n.c.
5
TZA3034U
12
V
CCA
3
AGND
2
测试
1
SUB
32
n.c.
31
n.c.
30
RSET
29
V
ref
28
V
CCD
13
CF
14
SUB
15
测试
16
JAM
17
STQ
18
ST
19
DGND
MGR283
1.58 mm
(1)
1.58
(1)
mm
x
y
0
0
函数的 描述
这 tza3034 accepts 向上 至 155 mbits/s sd/sonet 数据
streams, 和 amplitudes 从 2 mV (p-p) 向上 至 1 V (p-p)
单独的-结束. 这 输入 信号 将 是 amplified 和 限制
至 差别的 pecl 输出 水平 (看 图.1).
这 输入 缓存区 a1 presents 一个 阻抗 的
大概 4.5 k
Ω
至 这 数据 stream 在 这 输入 din
和 dinq. 这 输入 能 是 使用 两个都 单独的-结束 和
差别的, 但是 差别的 运作 是 preferred 为 更好的
效能.
因为 的 这 高 增益 的 这 postamplifier, 一个 非常 小
补偿 电压 将 变换 这 decision 水平的 在 此类 一个 方法
那 这 输入 敏锐的 减少 drastically. 因此 一个
直流 补偿 补偿 电路 是 执行 在 这
tza3034, 这个 keeps 这 输入 的 缓存区 a3 在 它的 toggle
要点 在 这 absence 的 任何 输入 信号.
一个 输入 信号 水平的 发现 是 执行 至 审查 如果
这 输入 信号 是 在之上 这 用户-编写程序 水平的.
这 outcome 的 这个 测试 是 有 在 这 pecl
输出 st 和 stq. 这个 标记 能 也 是 使用 至 阻止
这 pecl 输出 dout 和 doutq 从 reacting 至
噪音 在 这 absence 的 一个 有效的 输入 信号, 用 连接
这 输出 stq 至 这 输入 jam. 这个 insures 那 数据 将
仅有的 是 transmitted 当 这 输入 信号-至-噪音 比率 是
sufficient 为 低 位 错误 比率 系统 运作.
pecl 逻辑
这 逻辑 水平的 标识 定义 为 pecl 是 显示 在
图.4.
输入 偏置
这 输入 管脚 din 和 dinq 是 直流 片面的 在
大概 2.55 v 用 一个 内部的 涉及 发生器
(看 图.5). 这 tza3034 能 是 直流 结合, 但是 交流
连接 是 preferred. 在 情况 的 直流 连接, 这 驱动
源 必须 运作 在里面 这 容许的 输入 信号
范围 (2.0 V 至 V
CCA
+ 0.5 v). 也 一个 直流 补偿 电压 的