M48T37y, M48T37V
8/20
图示 7. 写 使能 控制, 写 交流 波形
AI00926
tAVAV
tWHAX
tDVWH
数据 输入
a0-a14
E
W
dq0-dq7
有效的
tAVWH
tAVEL
tWLWH
tAVWL
tWLQZ
tWHDX
tWHQX
写 模式
这 m48t37y/37v 是 在 这 写 模式 whenever
W 和 E 是 低. 这 开始 的 一个 写 是 关联
从 这 latter occurring 下落 边缘 的 W 或者 e. 一个
写 是 terminated 用 这 早期 rising 边缘 的 W
或者 e. 这 地址 必须 是 使保持 有效的 全部地
这 循环. E 或者 W 必须 返回 高 为 一个 最小
的 t
EHAX
从 碎片 使能 或者 t
WHAX
从 写 en-
能 较早的 至 这 initiation 的 另一 读 或者 写
循环. 数据-在 必须 是 有效的 t
DVWH
较早的 至 这 终止
的 写 和 仍然是 有效的 为 t
WHDX
afterward. G
应当 是 保持 高 在 写 循环 至 避免
总线 contention; 虽然, 如果 这 输出 总线 有
被 使活动 用 一个 低 在 E 和 G 一个 低 在 W 将
使不能运转 这 输出 t
WLQZ
之后 W falls.
数据 保持 模式
和 有效的 V
CC
应用, 这 m48t37y/37v oper-
ates 作 一个 常规的 BYTEWIDE 静态的 内存.
应当 这 供应 电压 decay, 这 内存 将
automatically 电源-失败 deselect, 写 protecting
它自己 当 V
CC
falls 在里面 the V
PFD
(最大值), V
PFD
(最小值) window. 所有 输出 变为 高 imped-
ance, 和 所有 输入 是 treated 作 ”don’t care”.
便条
: 一个 电源 失败 在 一个 写 循环 将 cor-
rupt 数据 在 这 目前 addressed location, 但是
做 不 jeopardize 这 rest 的 这 RAM’s 内容.
在 电压 在下 V
PFD
(最小值), 这 用户 能 是 作-
sured 这 记忆 将 是 在 一个 写 保护 状态,
提供 这 V
CC
下降 时间 是 不 较少 比 t
F
.
这 m48t37y/37v 将 respond 至 瞬时 噪音
尖刺 在 V
CC
那 reach 在 这 deselect window
在 这 时间 这 设备 是 抽样 V
CC
. 那里-
fore, 解耦 的 这 电源 供应 线条 是 rec-
ommended.
当 V
CC
drops 在下 V
所以
, 这 控制 电路
switches 电源 至 这 内部的 电池 这个 前-
serves 数据 和 powers 这 时钟. 这 内部的
button cell 将 维持 数据 在 这 m48t37y/37v
为 一个 accumulated 时期 的 在 least 7 年 在
房间 温度 当 V
CC
是 较少 比 V
所以
.作
系统 电源 returns 和 V
CC
rises 在之上 V
所以
,
这 电池 是 disconnected, 和 这 电源 供应
是 切换 至 外部 V
CC
. 正常的 内存 opera-
tion 能 重新开始 t
REC
之后 V
CC
reaches V
PFD
(最大值).
为 更多 信息 在 电池 存储 生命 谈及
至 这 应用 便条 an1012.