8
v54c3128(16/80/40)4v(t/s) rev.1.2 8月 2002
mosel vitelic
v54c3128(16/80/40)4v(t/s)
块 图解
x4 配置
行 解码器
记忆 排列
bank 0
4096 x 2048
x 4 位
column 解码器
sense 放大器 &放大; i(o) 总线
行 解码器
记忆 排列
bank 1
4096 x 2048
x 4 位
column 解码器
sense 放大器 &放大; i(o) 总线
行 解码器
记忆 排列
bank 2
4096 x 2048
x 4 位
column 解码器
sense 放大器 &放大; i(o) 总线
行 解码器
记忆 排列
bank 3
4096 x 2048
x 4 位
column 解码器
sense 放大器 &放大; i(o) 总线
输入 缓存区 输出 缓存区
i/o
1
-i/o
4
column 地址
计数器
column 地址
缓存区
行 地址
缓存区
refresh 计数器
a0 - a11, ba0, ba1a0 - a9, a11, ap, ba0, ba1
控制 逻辑 &放大; 定时 发生器
CLK
CKE
CS
RAS
CAS
我们
DQM
行 地址
column 地址