www.fairchildsemi.com 2
74VCX16841
连接 图解 真实 tables
H
=
高 电压 水平的
L
=
低 电压 水平的
X
=
Immaterial (高 或者 低, 输入 将 不 float)
Z
=
高 阻抗
O
0
=
previous o
0
在之前 高-至-低 的 获得 使能
函数的 描述
这 74vcx16841 包含 twenty d-类型 latches 和 3-
状态 输出. 这 设备 是 字节 控制 和 各自
字节 起作用 相(恒)等, 但是 独立 的 这 其它.
控制 管脚 能 是 短接 一起 至 获得 全部 20-位
运作. 这 下列的 描述 应用 至 各自 字节.
当 这 获得 使能 (le
n
) 输入 是 高, 数据 在 这 d
n
enters 这 latches. 在 这个 情况 这 latches 是 trans-
parent, i.e., 一个 获得 输出 将 改变 states 各自 时间 它的
d-类型 输入 改变. 当 le
n
是 低, 这 latches store
信息 那 是 呈现 在 这 d-类型 输入 一个 建制
时间 preceding 这 高-至-低 转变 在 le
n
. 这 3-
状态 输出 是 控制 用 这 输出 使能 (oe
n
)
输入. 当 oe
n
是 低 这 标准 输出 是 在 这 2-
状态 模式. 当 oe
n
是 高, 这 标准 输出 是
在 这 高 阻抗 模式 但是 这个 做 不 干涉 和
进去 新 数据 在 这 latches.
逻辑 图解
请 便条 那 这个 图解 是 提供 仅有的 为 这 understanding 的 逻辑 行动 和 应当 不 是 使用 至 估计 传播 延迟.
输入 输出
LE
1
OE
1
D
0
–D
9
O
0
–O
9
XHX Z
HLL L
HLHH
LLXO
0
输入 输出
LE
2
OE
2
D
10
–D
19
O
10
–O
19
XHX Z
HLL L
HLHH
LLXO
0