®
VFC100
11
Clocked
逻辑
输出
一个-shot
54
14
10
7
6
15
1
+V
CC
12
9
8
13
5V
涉及
16
+15VDC
0.1µf
+15VDC
–V
CC
–15VDC
0.1µf
0.1µf
C
1
11
0 至 10v
输入
逻辑
地面
f
O
= 0 至 100khz
0.1µf
+V
L
4000 counts
C
÷ 4000
(m = 4000)
D
Q
Q
68pF
22
Ω
22k
Ω
cmos 反相器
计数器 “n”
最大 计数:
n = m/2 = 2000
至 处理器
µp 或者 显示
计算 结果
V
在
' = 20v
x
(n/m)
重置
R
在
f
C
≈
200kHz
0.05µf
–V
CC
图示 14. 图解 的 一个 电压-至-频率 转换器 和 计数器 系统.
R
在
Clocked
逻辑
输出
一个-shot
54
14
10
7
6
15
1
+V
CC
11
12
9
8
13
5V
涉及
16
–V
CC
–V
CC
+ 2 至 +v
CC
– 2
–V
CC
+ 4 至 +v
CC
– 2
> 3v
< 0.1v
> –7.5v
–V
CC
+ 4 至 +v
CC
– 2
5V
+V
CC
或者 c
OS
> 7.5v
> –0.2v
7.5v 至
28.5v
7.5v 至 28.5v
–V
CC
+V
CC
–0.5v
至 30v
> 4v
> 2v
15v 至
36V
–V
CC
图示 13. relationships 的 容许的 电压.
频率-至-电压 模式
这 vfc100 能 也 函数 作 一个 频率-至-电压
转换器 用 供应 一个 输入 频率 至 这 比较器
输入 作 显示 在 图示 16. 这 输入 电阻, r
在
, 是
连接 作 一个 反馈 电阻. 这 电压 在 这 integra-
tor 放大 输出 是 均衡的 至 这 比率 的 这 输入
频率 至 这 时钟 频率. 这 转移 函数 是
V
输出
= (f
在
/f
时钟
) 20v.
这个 转移 函数 是 complementary 至 这 电压-至-
频率 模式 转移 函数, 制造 电压-至-fre-
quency-至-电压 conversions 简单的 和 精确.
直接 连接 的 这 输入 频率 至 这 比较器 是
容易地 accomplished 用 驱动 两个都 comparators 和
complementary 频率 输入 信号. alternatively, 一个
的 这 比较器 输入 能 是 片面的 在 half 这 逻辑
电压 (使用 v
REF
和 一个 电压 分隔物) 和 这 其它
输入 驱动 直接地.
这 恰当的 定时 的 这 输入 频率 波形 是 显示
在 图示 16. 这 输入 脉冲波 应当 go 低 为 一个 时钟
循环, 集中 周围 一个 下落 边缘 的 这 时钟. 这
最小 可接受的 输入 脉冲波 宽度 必须 下降 非 后来的
比 200ns 在之前 一个 负的 时钟 边缘 和 上升 非 sooner