VLSI
解决方案
y
VS1003 初步的
VS1003
4. 特性 &放大; 规格
4 特性 &放大; Specifications
4.1 绝对 最大 比率
参数 标识 最小值 最大值 单位
相似物 积极的 供应 AVDD -0.3 3.6 V
数字的 积极的 供应 CVDD -0.3 2.7 V
i/o 积极的 供应 IOVDD -0.3 3.6 V
电流 在 任何 数字的 输出
±
50 毫安
电压 在 任何 数字的 输入 -0.3 iovdd+0.3
1
V
运行 温度 -40 +85
◦
C
存储 温度 -65 +150
◦
C
1
必须 不 超过 3.6 V
4.2 推荐 运行 情况
参数 标识 最小值 典型值 最大值 单位
包围的 运行 温度 -25 +70
◦
C
相似物 和 数字的 地面
1
AGND DGND 0.0 V
积极的 相似物 AVDD 2.6 2.8 3.6 V
积极的 数字的 CVDD 2.4 2.5 2.7 V
i/o 电压 IOVDD cvdd-0.6v 2.8 3.6 V
输入 时钟 频率
2
XTALI 12 12.288 13 MHz
内部的 时钟 频率 CLKI 12 36.864 50.0
4
MHz
内部的 时钟 乘法器
3
1
.
0
×
3
.
0
×
4
.
0
×
4
主控 时钟 职责 循环 40 50 60 %
1
必须 是 连接 一起 作 关闭 这 设备 作 可能 为 获得-向上 免除.
2
这 最大 样本 比率 那 能 是 played 和 准确无误的 速 是 xtali/256.
因此, XTALI 必须 是 在 least 12.288 MHz 至 是 能 至 播放 48 kHz 在 准确无误的 速.
3
重置 值 是
1
.
0
×
. 设置 至
3
.
0
×
之后 重置 和 准许
1
.
0
×
增加 在 WMA playback.
4
50.0 MHz (
4
.
0
×
12
.
288
MHz 或者
3
.
5
×
13
.
0
mhz) 是 这 最大 时钟 为 这 全部 CVDD 范围.
版本 0.92, 2005-06-07 9