W78L32
发行 释放 日期: 九月 1998
-3- 修订 a1
管脚 描述
p0.0
−
p0.7
端口 0, 位 0 通过 7. 端口 0 是 一个 双向的 i/o 端口. 这个 端口 也 提供 一个 多路复用 低
顺序 地址/数据 总线 在 accesses 至 外部 记忆.
p1.0
−
p1.7
端口 1, 位 0 通过 7. 端口 1 是 一个 双向的 i/o 端口 和 内部的 拉-ups. 管脚 p1.0 和 p1.1
也 提供 作 t2 (计时器 2 外部 输入) 和 t2ex (计时器 2 俘获/再装填 trigger), respectively.
p2.0
−
p2.7
端口 2, 位 0 通过 7. 端口 2 是 一个 双向的 i/o 端口 和 内部的 拉-ups. 这个 端口 也 提供
这 upper 地址 位 为 accesses 至 外部 记忆.
p3.0
−
p3.7
端口 3, 位 0 通过 7. 端口 3 是 一个 双向的 i/o 端口 和 内部的 拉-ups. 所有 位 有 alternate
功能, 这个 是 描述 在下:
管脚 alternate 函数
p3.0 rxd 串行 receive 数据
p3.1 txd 串行 transmit 数据
p3.2
INT0外部 中断 0
p3.3
INT1外部 中断 1
p3.4 t0 计时器 0 输入
p3.5 t1 计时器 1 输入
p3.6
WR数据 写 strobe
p3.7
RD 数据 读 strobe
EA
外部 地址 输入, 起作用的 低. 这个 管脚 forces 这 处理器 至 execute 输出 的 外部 只读存储器.
这个 管脚 应当 是 保持 低 为 所有W78L32行动.
RST
重置 输入, 起作用的 高. 这个 管脚 resets 这 处理器. 它 必须 是 保持 高 为 在 least 二 机器
循环 在 顺序 至 是 公认的 用 这 处理器.
ALE
地址 获得 使能 输出, 起作用的 高. ale 是 使用 至 使能 这 地址 获得 那 separates 这
地址 从 这 数据 在 端口 0. ale runs 在 1/6th 的 这 振荡器 频率. 一个 单独的 ale 脉冲波 是
skipped 在 外部 数据 记忆 accesses. ale 变得 至 一个 高 状态 在 重置 和 一个 弱
拉-向上.