飞利浦 半导体 产品 规格
74LV165
8-位 并行的-在/串行-输出 变换 寄存器
1998 将 07
8
交流 波形
V
M
= 1.5 v 在 v
CC
≥
2.7 v.
V
M
= 0.5
×
V
CC
在 v
CC
<
2.7 v;
V
OL
和 v
OH
是 这 典型 输出 电压 漏出 那 出现 和 这
输出 加载.
SV00592
D
7
输入
V
M
V
M
V
M
Q
7
输出
Q
7
输出
V
OL
V
OL
地
V
OH
V
OH
V
I
t
PLH
t
PHL
t
PHL
t
PLH
图示 3. 数据 输入 (d
n
) 至 输出 (q
7
或者 q
7
) 传播
延迟 当 pl
是 低.
SV00595
V
M
V
M
cp, ce
输入
D
S
输入
cp, ce
输入
地
地
地
V
I
V
I
V
I
稳固的
V
M
t
h
t
su
(h)
t
W
t
su
(l)
t
su
t
h
t
h
看
便条
ce 将 改变 仅有的 从 高-至-低 当 cp 是 低. 这 shaded
areas 表明 当 这 输入 是 permitted 至 改变 为 predictable 输出
效能.
图示 4. 设置-向上 和 支撑 时间 从 这 串行 数据 input (d
S
) 至
这 时钟 (cp) 和 这 时钟 使能 (ce
) 输入, 从 这 时钟
使能 输入 (ce
) 至 这 时钟 输入 (cp) 和 从 这 时钟 输入
(cp) 至 这 时钟 使能 输入 (ce
).
便条 至 图示 4
CE
将 改变 仅有的 从 高-至-低 当 cp 是 低. 这
shaded areas 表明 当 这 输入 是 permitted 至 改变 为
predictable 输出 效能.
SV00593
V
M
V
M
D
n
输入
PL
输入
地
地
V
I
V
I
t
su
t
su
t
H
t
H
图示 5. 设置-向上 和 支撑 时间 从 这 数据 输入 (d
n
)
至 这 并行的 加载 输入 (pl
).
测试 电路
脉冲波
发生器
R
T
V
l
d.u.t.
V
O
C
L
R
L
= 1k
V
cc
测试 电路 为 输出
定义
V
CC
V
I
< 2.7v
2.7–3.6v
V
CC
2.7v
测试
t
plh/
t
PHL
≥
4.5 v V
CC
R
L
= 加载 电阻
C
L
= 加载 电容 包含 jig 和 探查 capacitiance
50pF
R
T
= 末端 阻抗 应当 是 equal 至 z
输出
的 脉冲波 发生器.
SV00902
图示 6. 加载 电路系统 为 切换 时间.