wolfson 微电子学
7
WM5615
管脚 描述
管脚 名字 函数
1 DIN 串行 数据 输入.
2 SCLK 串行 时钟 输入.
3 CS 碎片 选择, 起作用的 低.
4 DOUT 串行 数据 输出 为 daisy-
chaining.
5 AGND analogue 地面.
6 REFIN 涉及 输入.
7 VOUT dac 输出.
8 VDD 积极的 电源 供应.
定时 图解
详细地 描述
一般 函数
这 wm5615 使用 一个 电阻 string 网络 缓冲
和 一个 单独的-供应 cmos 运算 放大 在 一个 fixed 增益 的 x2 至
转变 10-位 数字的 数据 至 analogue 电压 水平 (看
块 图解). 这 topology 的 这 wm5615 制造 这
输出 这 一样 极性 作 这 涉及 输入 (看 ta-
ble 1).
一个 内部的 重置 电路 forces 这 dac 寄存器 至 重置
至 所有 0s 在 电源-向上.
VOUT
R
+
VDD
AGND
0.1µf
DOUT
DIN SCLK
-
R
+5V
CS
REFIN
图示 1 - 典型 运行 电路
th
(csho)
tsu
(css)
th
(csh1)
th
(dh)
tsu
(ds)
DIN
DOUT
SCLK
CS
tw
(ch)
tw
(cl)
tw
(cs)
tsu
(cs1)
tpd
(dout)
previous lsb
注释: 一个. 这 输入 时钟, 应用 在 这 sclk 终端, 应当 是 inhibited 低 当 cs 是 高 至 minimise 时钟 feedthrough.
b. 数据 输入 从 preceeding 转换 循环.
c. sixteenth sclk 下落 边缘.
看 便条 一个
看 便条 c
看 便条 b
+
-