2003 十一月 25 2
飞利浦 半导体 产品 规格
16-位 总线 transceiver 和 方向 管脚; 5 v tolerant;
3-状态
74lvc16245a;
74LVCH16245A
特性
•
5 v tolerant 输入/输出 为 接合 和 5 v 逻辑
•
宽 供应 电压 范围 从 1.2 至 3.6 V
•
cmos 低 电源 消耗量
•
MULTIBYTE
TM
流动-通过 标准 管脚-输出
architecture
•
低 电感 多样的 电源 和 地面 管脚 为
最小 噪音 和 地面 bounce
•
直接 接口 和 ttl 水平
•
高-阻抗 当 v
CC
=0V
•
所有 数据 输入 有 bushold (74lvch16245a 仅有的)
•
遵守 和 电子元件工业联合会 标准 非. 8-1a
•
静电释放 保护:
hbm eia/jesd22-a114-一个 超过 2000 V
mm eia/jesd22-a115-一个 超过 200 v.
描述
这 74lvc(h)16245a 是 一个 高-效能, 低-电源,
低-电压, si-门 cmos 设备, 更好的 至 大多数
先进的 cmos 兼容 ttl families. 输入 能 是
驱动 从 也 3.3 或者 5 V 设备. 在 3-状态 运作,
输出 能 handle 5 volt. 这些 特性 准许 这 使用 的
这些 设备 作 一个 mixed 3.3 和 5 v 环境.
这 74lvc(h)16245a 是 一个 16-位 transceiver featuring
非-反相的 3-状态 总线 兼容 输出 在 两个都 send
和 receive 方向. 这 设备 特性 二 输出
使能 (noe) 输入 为 容易 cascading 和 二
send/receive (ndir) 输入 为 方向 控制. noe
控制 这 输出 所以 那 这 buses 是 effectively
分开的. 这个 设备 能 是 使用 作 二 8-位 transceivers
或者 一个 16-位 transceiver.
这 74lvch16245a bushold 数据 输入 排除 这
需要 为 外部 拉-向上 电阻器 至 支撑 unused 输入.
快 涉及 数据
地 = 0 v; t
amb
=25
°
c; t
r
=t
f
≤
2.5 ns.
注释
1. C
PD
是 使用 至 决定 这 动态 电源 消耗 (p
D
在
µ
w).
P
D
=C
PD
×
V
CC
2
×
f
i
×
N+
Σ
(c
L
×
V
CC
2
×
f
o
) 在哪里:
f
i
= 输入 频率 在 mhz;
f
o
= 输出 频率 在 mhz;
C
L
= 输出 加载 电容 在 pf;
V
CC
= 供应 电压 在 伏特;
N = 总的 加载 切换 输出;
Σ
(c
L
×
V
CC
2
×
f
o
) = 总 的 这 输出.
2. 这 情况 是 v
I
= 地 至 V
CC
.
标识 参数 情况 典型 单位
t
PHL
/t
PLH
传播 延迟 nan 至 nbn; nbn 至 nAn C
L
= 50 pf; v
CC
= 3.3 V 2.2 ns
C
I
输入 电容 5.0 pF
C
i/o
输入/输出 电容 10 pF
C
PD
电源 消耗 电容 每 门 V
CC
= 3.3 v; 注释 1 和 2 30 pF