首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:720183
 
资料名称:A54SX16P-3PQ208I
 
文件大小: 415.89K
   
说明
 
介绍:
54SX Family FPGAs
 
 


: 点此下载
  浏览型号A54SX16P-3PQ208I的Datasheet PDF文件第4页
4
浏览型号A54SX16P-3PQ208I的Datasheet PDF文件第5页
5
浏览型号A54SX16P-3PQ208I的Datasheet PDF文件第6页
6
浏览型号A54SX16P-3PQ208I的Datasheet PDF文件第7页
7

8
浏览型号A54SX16P-3PQ208I的Datasheet PDF文件第9页
9
浏览型号A54SX16P-3PQ208I的Datasheet PDF文件第10页
10
浏览型号A54SX16P-3PQ208I的Datasheet PDF文件第11页
11
浏览型号A54SX16P-3PQ208I的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
54sx 家族 fpgas
8 v3.1
效能
这 结合体 的 architectural 特性 描述 在之上
使能 sx 设备 至 运作 和 内部的 时钟
发生率 exceeding 300 mhz, enabling 非常 快
执行 的 甚至 complex 逻辑 功能. 因此, 这 sx
家族 是 一个 最优的 platform在之上 这个 至 合并 这
符合实际 先前 包含 在 多样的 cplds. 在
增加, 设计 那 previously 将 有 必需的 一个 门
排列 至 满足 效能 goals 能 now 是 整体的 在
一个 sx 设备 和 dramatic改进 在 费用 和 时间
至 market. 使用 定时-驱动 放置 和 route tools,
designers 能 达到 高级地 deterministic 设备
效能. 和 sx 设备,designers 做 不 需要 至 使用
complicated 效能-enhancing 设计 技巧
此类 作 这 使用 的 redundant逻辑 至 reduce 输出 在
核心的 nets 或者 这 instantiation 的 macros 在 hdl 代号 至
达到 高 效能.
i/o modules
各自 i/o 在 一个 sx 设备 能是 配置 作 一个 输入, 一个
输出, 一个 tristate 输出, 或者 一个双向的 管脚. 甚至 没有
这 包括 的 专心致志的 i/o 寄存器, 这些 i/os, 在
结合体 和 排列 registers, 能 达到 时钟-至-输出
(垫子-至-垫子) 定时 作 快 作 3.7 ns. i/o cells 那 有
embedded latches 和 flip-flops 需要 instantiation 在
hdl 代号; 这个 是 一个 设计complication 不 encountered 在
sx fpgas. 快 管脚-至-管脚 德州仪器ming 确保 那 这 设备
将 有 little trouble interfacing 和 任何 其它 设备 在
这 系统, 这个 在 转变 enables 并行的 设计 的 系统
组件 和 减少 整体的 设计 时间.
电源 (所需的)东西
这 sx 家族 支持 3.3v运作 和 是 设计 至
tolerate 5.0v 输入. (表格 1). 电源 消耗量 是
极其 低 预定的 至 这 非常 短的 距离 信号 是
必需的 至 travel 至 完全一个 电路. 电源 (所需的)东西
是 更远 减少 因为 的 这 小 号码 的
低-阻抗 antifuses在 这 path. 这 antifuse
architecture 做 不 需要起作用的 电路系统 至 支撑 一个
承担 (作 做 sram 或者 非易失存储器), 制造 它 这 最低-电源
architecture 在 这 market.
boundary scan 测试 (bst)
所有 sx 设备 是 ieee 1149.1一致的. sx 设备 提供
更好的 diagnostic 和 testing 能力 用 供应
boundary scan 测试 (bst) 和 probing 能力.
这些 功能 是 控制通过 这 特定的 测试 管脚
在 conjunction 和 这 程序 fuse. 这 符合实际 的
各自 管脚 是 描述 在表格 2.在 这 专心致志的 测试 模式,
tck, tdi 和 tdo 是 专心致志的管脚 和 不能 是 使用 作
regular i/os. 在 有伸缩性的 mode, tms 应当 是 设置 高
通过 一个 拉-向上 电阻 的 10k
. tms 能 是 牵引的 低
至 initiate 这 测试 sequence.
这 程序 fuse 确定 whether 这 设备 是 在
专心致志的 或者 有伸缩性的 模式. the default (fuse 不 blown) 是
有伸缩性的 模式. .
开发 tool 支持
这 sx 设备 是 全部地 支持ed 用 actel’s 线条 的 fpga
开发 tools, 包含这 actel desktop 序列 和
设计者 有利因素 tools. 这 actel desktop 序列 是 一个
整体的 设计 environment 为 pcs 那 包含 设计
entry, simulation, 综合, 和 放置 和 route tools.
设计者 有利因素, actel’s suite 的 fpga 开发
要点 tools 为 pcs 和 workstations, 包含 这 actgen
macro builder, 设计者 和directtime 定时 驱动
放置 和 route 和 分析 至ols, 和 设备程序编制
软件.
在 增加, 这 sx 设备包含 actionprobe 电路系统
那 提供 建造-在 进入 至 每 node 在 一个 设计,
enabling 100-百分比 real-时间observation 和 分析 的 一个
设备's 内部的 逻辑 nodes 没有 设计 iteration. 这
探查 电路系统 是 accessed用 硅 explorer ii, 一个
容易-至-使用 整体的 verification 和 逻辑 分析 tool
那 能 样本 数据 在 100 mhz (异步的) 或者 66 MHz
(同步的). 硅 explorer ii attaches 至 一个 pc’s
标准 com 端口, turning the pc 在 一个 全部地 函数的
18-频道 逻辑 分析器. 硅 explorer ii 准许
designers 至 完全 这 design verification 处理 在
它们的 desks 和 减少 verification 时间 从 一些 小时
每 循环 至 仅有的 一个 few 秒.
表格 1
供应 电压
V
CCA
V
CCI
V
CCR
最大
输入
ler一个nce
最大
输出
驱动
A54SX08
A54SX16
A54SX32
3.3v 3.3v 5.0v 5.0v 3.3v
a54sx16-p
3.3v
3.3v
3.3v
3.3v
3.3v
5.0v
3.3v
5.0v
5.0v
3.3v
5.0v
5.0v
3.3v
3.3v
5.0v
便条:
a54sx16-p 有 三 不同的 entries 因为 它 是 有能力 的
两个都 一个 3.3v 和 一个 5v 驱动.
表格 2
boundary scan 管脚 符合实际
程序 fuse blown
(专心致志的 测试 模式)
程序 fuse 不 blown
(有伸缩性的 模式)
tck, tdi, tdo 是
专心致志的 bst 管脚
tck, tdi, tdo 是 有伸缩性的
和 将 是 使用 作 i/os
非 需要 为 拉-向上 电阻
为 tms
使用 一个 拉-向上 电阻 的 10k
在 tms
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com