CS5333
DS520PP1 13
4. 产品
4.1 grounding 和 电源 供应
解耦
作 和 任何 高 决议 转换器, 这 cs5333
需要 细致的 注意 至 电源 供应 和
grounding arrangements 至 优化 效能.
图示 3 显示 这 推荐 电源 arrange-
ment 和 va 和 vl 连接 至 clean 供应.
解耦 电容 应当 是 located 作 关闭 至
这 设备 包装 作 可能.
4.2 oversampling 模式
这 cs5333 运作 在 一个 的 二 oversampling
模式. 根基 比率 模式 支持 输入 样本
比率 向上 至 50 khz 当 高 比率 模式 支持
输入 样本 比率 向上 至 100 khz. 看 表格 1 为
更多 详细信息.
4.3 推荐 电源-向上 sequence
1) 支撑 rst低 直到 这 电源 供应, 主控,
和 left/正确的 clocks 是 稳固的. 在 这个 状态, vq
将 仍然是 低.
2) bring rst高. 这 设备 将 仍然是 在 一个
低 电源 状态 和 vq 低 和 将 initiate
这 电源-向上 sequence. 这个 电源-向上 se-
quence takes 大概 1024 lrck 循环
至 完全.
4.4 主控/从动装置 模式
在 主控, 根基 比率 模式 (拉-向上 在 sdata,
div=0), 这 cs5333 需要 一个 256x mclk 和
提供 一个 64x sclk. 在 主控, 高 比率 模式
(拉-向上 在 sdata, div=1), 这 cs5333 需要
一个 128x mclk 和 提供 一个 64x sclk. 这 vari-
ous clocking ratios 必需的 在 从动装置 模式 (拉-
向下 在 sdata) 是 列表 下面 这 描述
的 mclk, 在 页 11.