ess 技术, 公司 sam0417-051701 3
es3210 产品 brief
es3210 管脚 描述
一个
PCLK 44 i/o pixel 时钟 qualifier 在 为 screen video 接口.
aux[7:0] 54:52, 49:45 i/o auxiliary 控制 管脚 (aux0 和 aux1 是 打开 collectors).
ld[7:0] 62:55 i/o risc 接口 数据 总线.
LWR# 63 O risc 接口 写 使能 (起作用的 低).
LOE# 64 O risc 接口 输出 使能 (起作用的 低).
lcs[3,1,0]# 65:67 O risc 接口 碎片 选择 (起作用的 低).
la[17:0] 87:82, 79:68 O risc 接口 地址 总线.
VPP 81 I 数字的 供应 电压 为 5v.
ACLK 88 i/o 主控 时钟 为 外部 音频的 dac (8.192 mhz, 11.2896 mhz, 12.288 mhz, 16.9344
mhz, 和 18.432 mhz).
aout/ 89 O 双-目的 管脚. aout 是 这 音频的 接口 串行 数据 输出
sel_pll0 I 选择 pll[0] 输入.
这 矩阵变换 在下 lists 这 有 时钟 发生率 和 它们的
各自的 pll 位 settings.
ATCLK 90 i/o 音频的 transmit 位 时钟.
ATFS 91 O 音频的 transmit 框架 同步.
sel_pll1 I 谈及 至 这 描述 和 矩阵变换 为 sel_pll0 管脚 89.
DOE# 92 O dram 输出 使能 (起作用的 低).
AIN 93 I 音频的 串行 数据 输入.
ARCLK 94 I 音频的 receive 位 时钟.
ARFS 95 I 音频的 receive 框架 同步.
TDMCLK 96 I tdm 接口 串行 时钟.
TDMDR 97 I tdm 接口 串行 数据 receive.
TDMFS 98 I tdm 接口 框架 同步.
CAS# 99 O dram column 地址 strobe bank 0 (起作用的 低).
表格 1 es3210 管脚 描述 (持续)
名字 号码 i/o 定义
sel_pll1 sel_pll0 时钟 输出
0 0 绕过 pll
0154.0 mhz
1067.5 mhz
1181.0 mhz