2
X28C256
管脚 描述
地址 (一个
0
–A
14
)
这 地址 输入 选择 一个 8-位 记忆 location
在 一个 读 或者 写 运作.
碎片 使能 (
CE
)
这 碎片 使能 输入 必须 是 低 至 使能 所有 读/
写 行动. 当
CE
是 高, 电源 消耗量
是 减少.
输出 使能 (
OE
)
这 输出 使能 输入 控制 这 数据 输出 缓存区
和 是 使用 至 initiate 读 行动.
数据 在/数据 输出 (i/o
0
–i/o
7
)
数据 是 写 至 或者 读 从 这 x28c256 通过 这
i/o 管脚.
写 使能 (
我们
)
这 写 使能 输入 控制 这 writing 的 数据 至 这
x28c256.
管脚 names
标识 描述
一个
0
–A
14
地址 输入
i/o
0
–i/o
7
数据 输入/输出
我们
写 使能
CE
碎片 使能
OE
输出 使能
V
CC
+5V
V
SS
地面
NC 非 连接
3855 pgm t01
3855 fhd f01
x 缓存区
latches 和
解码器
i/o 缓存区
和 latches
y 缓存区
latches 和
解码器
控制
逻辑 和
定时
256k-位
E
2
PROM
排列
i/o
0
–i/o
7
数据 输入/输出
CE
OE
V
CC
V
SS
一个
0
–A
14
地址
输入
我们
函数的 图解
X28C256
11
i/o
0
10
一个
0
14
V
SS
9
一个
1
8
一个
2
7
一个
3
6
一个
4
5
一个
5
2
一个
12
28
V
CC
12
i/o
1
13
i/o
2
15
i/o
3
4
一个
6
3
一个
7
1
一个
14
16
i/o
4
20
CE
22
OE
24
一个
9
17
i/o
5
27
我们
19
i/o
7
21
一个
10
23
一个
11
25
一个
8
18
i/o
6
26
一个
13
bottom 视图
PGA
3855 fhd f04
管脚 配置