首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:79730
 
资料名称:IDT72265LA20PF
 
文件大小: 354.37K
   
说明
 
介绍:
CMOS SUPERSYNC FIFO
 
 


: 点此下载
  浏览型号IDT72265LA20PF的Datasheet PDF文件第1页
1
浏览型号IDT72265LA20PF的Datasheet PDF文件第2页
2

3
浏览型号IDT72265LA20PF的Datasheet PDF文件第4页
4
浏览型号IDT72265LA20PF的Datasheet PDF文件第5页
5
浏览型号IDT72265LA20PF的Datasheet PDF文件第6页
6
浏览型号IDT72265LA20PF的Datasheet PDF文件第7页
7
浏览型号IDT72265LA20PF的Datasheet PDF文件第8页
8
浏览型号IDT72265LA20PF的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
3
商业的 和 工业的 温度 范围
idt72255la/72265la supersync fifo™
8,192 x 18, 16,384 x 18
描述 (持续)
图示 1. 块 图解 的 单独的 8,192 x 18 和 16,384 x 18 同步的 先进先出
数据 输出 (q
0
- q
n
)
数据 在 (d
0
- d
n
)
主控 重置 ( )
读 时钟 (rclk)
读 使能 (
)
输出 使能 (
)
empty 标记/输出 准备好 (
/ )
可编程序的 almost-empty (
)
写 时钟 (wclk)
写 使能 (
)
加载 (
)
全部 标记/输入 准备好 (
/ )
可编程序的 almost-全部 (
)
IDT
72255LA
72265LA
partial 重置 ( )
第一 文字 下降 通过/串行 输入
(fwft/si)
retransmit ( )
4670 drw 03
half 全部 标记 ( )
串行 使能( )
的 这 fwft/si 输入 在 主控 重置 确定 这
定时 模式 在 使用.
为 产品 需要 更多 数据 存储 capacity 比
一个 单独的 先进先出 能 提供, 这 fwft 定时 模式 准许
depth expansion 用 chaining fifos 在 序列 (i.e. 这 数据
输出 的 一个 先进先出 是 连接 至 这 相应的 数据
输入 的 这 next). 非 外部 逻辑 是 必需的.
这些 fifos 有 five 标记 管脚,
EF
/
或者
(empty 标记 或者
输出 准备好),
FF
/
IR
(全部 标记 或者 输入 准备好),
HF
(half-全部
标记),
PAE
(可编程序的 almost-empty 标记) 和
PAF
(pro-
grammable almost-全部 标记). 这
EF
FF
功能 是
选择 在 idt 标准 模式. 这
IR
或者
功能 是
选择 在 fwft 模式.
HF
,
PAE
PAF
是 总是
有 为 使用, irrespective 的 定时 模式.
PAE
PAF
能 是 编写程序 independently 至 转变
在 任何 要点 在 记忆. (看 表格 i 和 表格 ii.) 程序-
mable 补偿 决定 这 标记 切换 门槛 和 能
是 承载 用 二 方法: 并行的 或者 串行. 二 default
补偿 settings 是 也 提供, 所以 那
PAE
能 是 设置 至
转变 在 127 或者 1,023 locations 从 这 empty boundary 和
PAF
门槛 能 是 设置 在 127 或者 1,023 locations 从 这
全部 boundary. 这些 choices 是 制造 和 这
LD
管脚 在
主控 重置
.
为 串行 程序编制,
SEN
一起 和
LD
在 各自
rising 边缘 的 wclk, 是 使用 至 加载 这 补偿 寄存器 通过
这 串行 输入 (si). 为 并行的 程序编制,
WEN
一起
LD
在 各自 rising 边缘 的 wclk, 是 使用 至 加载 这
补偿 寄存器 通过 d
n
.
REN
一起 和
LD
在 各自 rising
边缘 的 rclk 能 是 使用 至 读 这 补偿 在 并行的 从
Q
n
regardless 的 whether 串行 或者 并行的 补偿 加载 有
被 选择.
在 主控 重置 (
MRS
) 这 下列的 events 出现:
这 读 和 写 pointers 是 设置 至 这 第一 location 的 这
先进先出. 这 fwft 管脚 选择 idt 标准 模式 或者 fwft
模式. 这
LD
管脚 选择 也 一个 partial 标记 default 设置
的 127 和 并行的 程序编制 或者 一个 partial 标记 default
设置 的 1,023 和 串行 程序编制. 这 flags 是
updated 符合 至 这 定时 模式 和 default 补偿
选择.
这 partial 重置 (
PRS
) 也 sets 这 读 和 写
pointers 至 这 第一 location 的 这 记忆. 不管怎样, 这
定时 模式, partial 标记 程序编制 方法, 和 default 或者
编写程序 补偿 settings 存在 在之前 partial 重置
仍然是 不变. 这 flags 是 updated 符合 至 这
定时 模式 和 补偿 在 效应.
PRS
是 有用的 为 resetting
一个 设备 在 mid-运作, 当 reprogramming partial flags
将 是 不想要的.
这 retransmit 函数 准许 数据 至 是 reread 从 这
先进先出 更多 比 once. 一个 低 在 这
RT
输入 在 一个 rising
rclk 边缘 initiates 一个 retransmit 运作 用 设置 这 读
pointer 至 这 第一 location 的 这 记忆 排列.
如果, 在 任何 时间, 这 先进先出 是 不 actively performing 一个
运作, 这 碎片 将 automatically 电源 向下. once 在 这
电源 向下 状态, 这 备用物品 供应 电流 消耗量 是
使减少到最低限度. 初始的 任何 运作 (用 activating 控制
输入) 将 立即 引领 这 设备 输出 的 这 电源 向下
状态.
这 idt72255la/72265la 是 fabricated 使用 idt’s 高
速 submicron cmos 技术.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com