飞利浦 半导体 产品 规格
74LVT743.3v 双 d-类型 flip-flop
2
1996 8月 28 853-1872 17244
快 涉及 数据
标识 参数
情况
T
amb
= 25
°
c;
地 = 0v
典型 单位
t
PLH
t
PHL
传播
延迟
cpn 至 qn
C
L
= 50pf;
V
CC
= 3.3v
3.1
3.6
ns
C
在
输入
电容
V
I
= 0v 或者 3.0v 3 pF
I
CC
总的 供应
电流
V
CC
= 3.6v 0.5 毫安
管脚 配置
14
13
12
11
10
9
87
6
5
4
3
2
1
地
V
CC
SD1
Q1
Q1
CP1
R
D1
D1
R
D0
D0
Q
0
CP0
S
D0
Q0
SF00045
逻辑 标识
Q0 Q0Q1Q1
56 98
V
CC
= 管脚 14
地 = 管脚 7
3
4
1
11
10
13
CP0
S
D0
R
D0
CP1
S
D1
RD1
D0 D1
212
SA00359
描述
这 74lvt74 是 一个 双 积极的 边缘-triggered d-类型 flip-flop
featuring 单独的 数据, 时钟, 设置, 和 重置 输入; 也 真实 和
complementary 输出. 设置 (s
d) 和 重置 (rd) 是 异步的
起作用的 低 输入 和 运作 independently 的 这 时钟 输入.
当 设置 和 重置 是 inactive (高), 数据 在 这 d 输入 是
transferred 至 这 q 和 q
输出 在 这 低-至-高 转变 的
这 时钟. 数据 必须 是 稳固的 just 一个 建制 时间 较早的 至 这
低-至-高 转变 的 这 时钟 为 predictable 运作. 时钟
triggering occurs 在 一个 电压 水平的 和 是 不 直接地 related 至 这
转变 时间 的 这 积极的-going 脉冲波. 下列的 这 支撑 时间
间隔, 数据 在 这 d 输入 将 是 changed 没有 影响 这
水平 的 这 输出.
管脚 描述
管脚 号码 标识 名字 和 函数
2, 12 d0, d1 数据 输入
3, 11 cp0, cp1 时钟 输入 (起作用的 rising 边缘)
4, 10 Sd0, sd1 设置 输入 (起作用的 低)
1, 13 Rd0, rd1 重置 输入 (起作用的 低)
5, 6, 8, 9 qn, qn 数据 输出
逻辑 标识 (ieee/iec)
4
3
2
1
10
11
12
13
5
6
9
8
&放大;
S
S
C1
C2
R
1D
2D
R
SF00047
订货 信息
包装 温度 范围 外部 北 america 北 america dwg 号码
14-管脚 塑料 所以 –40
°
c 至 +85
°
C 74lvt74 d 74lvt74 d sot108-1
14-管脚 塑料 ssop –40
°
c 至 +85
°
C 74lvt74 db 74lvt74 db sot337-1
14-管脚 塑料 TSSOP –40
°
c 至 +85
°
C 74lvt74 pw 74lvt74pw dh sot402-1