初步的
3
64mb sdram
ascend 半导体 公司
特性
• 全部地 同步的 至 积极的 时钟 边缘
• 单独的 3.3v +/- 0.3v 电源 供应
• lvttl 兼容 和 多路复用 地址
• 工业的 温度 有
• 可编程序的 burst 长度 ( bl )- 1,2,4,8 或者 全部 页
• 可编程序的 cas latency ( cl )-1, 2 或者 3
• 数据 掩饰 ( dqm ) 为 读/写 masking
• 可编程序的 wrap sequential- sequential ( bl = 1/2/4/8/全部 页 )
- interleave ( bl = 1/2/4/8 )
• burst 读 和 单独的-位 写 运作
• 所有 输入 是 抽样 在 这 积极的 rising 边缘 的 这 system 时钟.
• 自动 refresh 和 自 refresh
• 4,096 refresh 循环 / 64ms
订货 信息
描述
这 ad484m1644vta 是 同步的 动态 随机的 进入 记忆 ( sdram )
有组织的 作 1,048,756 words x 4 banks x 16 位. 所有 输入 一个d 输出 是 同步
和 这 积极的 边缘 的 这 时钟 . 这 64mb sdram 使用 synchronized pipelined
architecture 至 达到 高 速 数据 转移 比率 和 是 designed 至 运作 在 3.3v
低 电源 记忆 系统. 它 也 提供 自动 refresh 和 power 节省 / 向下 模式.
所有 输入 和 输出 电压 水平 是 兼容 和 lvttl
.
64mb( 4banks ) 同步的 dram
ad484m1644vta ( 4mx16 )
*ascend 半导体 reserves 这 正确的 至 改变 产品 或者 specification 没有 注意.
CL1
便条
低 电源
低 电源
低 电源
标准
标准
标准
标准
电源
商业的 范围 : 0 ~ 70
商业的 范围 : 0 ~ 70
商业的 范围 : 0 ~ 70
商业的 范围 : 0 ~ 70
商业的 范围 : 0 ~ 70
商业的 范围 : 0 ~ 70
商业的 范围 : 0 ~ 70
运作 范围
54管脚,
TSOPII
54管脚,
TSOPII
54管脚,
TSOPII
54管脚,
TSOPII
54管脚,
TSOPII
54管脚,
TSOPII
54管脚,
TSOPII
包装
100MHz
125MHz
143MHz
66MHz
143MHz
167MHz
183MHz
最大值
Freg.
AD484M1644VTA-10L
AD484M1644VTA-8L
AD484M1644VTA-7L
AD484M1644VTA-15
AD484M1644VTA-7
AD484M1644VTA-6
AD484M1644VTA-55
部分 号码