首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:803365
 
资料名称:AD8380JS
 
文件大小: 219K
   
说明
 
介绍:
Fast, High-Voltage Drive, 6-Channel Output DecDriver Decimating LCD Panel Driver
 
 


: 点此下载
  浏览型号AD8380JS的Datasheet PDF文件第6页
6
浏览型号AD8380JS的Datasheet PDF文件第7页
7
浏览型号AD8380JS的Datasheet PDF文件第8页
8
浏览型号AD8380JS的Datasheet PDF文件第9页
9

10
浏览型号AD8380JS的Datasheet PDF文件第11页
11
浏览型号AD8380JS的Datasheet PDF文件第12页
12
浏览型号AD8380JS的Datasheet PDF文件第13页
13
浏览型号AD8380JS的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. b
AD8380
–10–
svga 系统 运作
一个 svga 系统 是典型 用 这 必要条件 的 六
途径 的 嵌板 驱动 为 各自 displayed 颜色. 此类 一个 系统
将 使用 一个 单独的 ad8380 每 颜色.
和 e/
O
和 所有 地址 位 a[0:2] 设置 高, 频道 加载
commences 在 这 第一 rising 边缘 的 clk 下列的 一个 有效的
latches,和 因此 这 video 输出, 是 updated 在 这
第一 下落 边缘 的 这 时钟 下列的 一个 有效的 transfer (xfr)
信号. (看 图示 5 为 信号 定时 详细信息.)
t
1
t
2
5050
t
7
2.0v
0.8v
t
7
2.0v
0.8v
t
3
t
4
t
5
t
6
db[0:9]
CLK
stsq/cs
XFR
图示 5. sequenced svga 定时 (a[0:2] = 高, e/
O
=
高, 看 表格 i
)
表格 i. sequenced svga 数据 字节 至 频道 分派
频道 号码 数据 字节 号码
e/
O
= 高 VID0 0
r/
L
= 低 VID1 1
VID2 2
VID3 3
VID4 4
VID5 5
加载 sequence 切换 (正确的/left 控制)
至 facilitate image mirroring, 这 顺序 在 这个 途径 是
承载 能 是 容易地 切换. 当 这 电压 在 这 正确的/left
控制 输入 (r/
L
) 是 低, 这 内部的 sequencer 将 加载 数据
开始 和 频道 0 和 counting 向上 至 频道 5. 当
这个电压 是 高, 频道 loading 将 是 在 反转 顺序, 从
频道 5 向下 至 频道 0.
xga 系统 运作
在 一个 xga 系统, twelve column 驱动器 (二 ad8380s) 是
必需的 为 各自 颜色 (谈及 至 图示 6). 一个 “even/odd”
系统, 在 这个 一个 ad8380 驱动 甚至 numbered columns
和 另一 驱动 odd numbered columns, 能 是 容易地 imple-
mented 作 详细地 在 计算数量 7 和 8. 一个 时钟 在 一个-half 这
pixel 比率 是 应用 至 这 clk 输入. 甚至 字节 是 loaded 在
这 rising 边缘 的 这 时钟, 当 odd 字节 是 承载 在 这
下落 边缘. identifying whether 一个 碎片 是 至 加载 在 rising 或者 下落
edges 是 完毕 用 设置 这 恰当的 水平的 在 这 e/
O
输入.
stsq_一个
stsq_b
XFR
e/
O
_一个
r/
L
INV
e/
O
_b
CLKIN
stsq/cs
XFR
e/o
r/l
INV
3
DVCC
6
a[0:2]
VIDEO
输出
CLK
AD8380
设备
一个
db[0:9]
stsq/cs
XFR
e/
O
r/
L
INV
6
VIDEO
输出
CLK
AD8380
设备
B
db[0:9]
3
DVCC
VIDEO
db[0:9]
dclk/2
10
1 颜色 的
甚至/odd
XGA
a[0:2]
嵌板
控制
IMAGE
处理器
图示 6. 甚至/odd: 输出 的 设备 一个 和 b 是
配置 作 甚至 和 odd 数据 途径 和 加载
sequence 是 定义 用 状态 的 e/
O
和 r/
L
输入
t
1
t
2
t
3
t
4
t
5
t
6
db[0:9]
CLK
(甚至
碎片)
STSQ
/
CS
(甚至
碎片)
XFR
a0:a2 = 高
0
10 011 9 10 11
t
1
t
2
t
3
t
4
CLK
(odd
碎片)
STSQ
/
CS
(odd
碎片)
图示 7. sequenced 甚至/odd xga 定时, 一个[0:2] =
高 (看 表格 ii)
表格 ii. Sequenced甚至/odd xga dataByte 至
频道 分派
数据 字节 号码
频道 号码 r/
L
= 低 r/
L
= 高
e/
O
= 高 VID0 0 10
VID1 2 8
VID2 4 6
VID3 6 4
VID4 8 2
VID5 10 0
e/
O
= 低 VID0 1 11
VID1 3 9
VID2 5 7
VID3 7 5
VID4 9 3
VID5 11 1
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com