cy7c63411/12/13
cy7c63511/12/13
cy7c63612/13
为
为
文档 #: 38-08027 rev. ** 页 7 的 36
.
便条:
1. cy7c63612/13 是 不 绑定 输出 为 所有 gpio 管脚 显示 在 逻辑 块 图解. 谈及 至 管脚 配置 图解 为 绑定输出 管脚. 看 便条 在 页 17
为 firmware 代号 需要 为 unused gpio 管脚.
逻辑 块 图解
中断
控制
非易失存储器
12-位
计时器
重置
watch dog
计时器
电源-在
GPIO
端口 1
GPIO
端口 0
P0[0]
P0[7]
P1[0]
P1[7]
8-位 总线
6-mhz 陶瓷的 共振器
内存
USB
SIE
USB
Transceiver
D+
D
–
USB
GPIO
端口 3
GPIO
端口 2
P2[0]
P2[7]
P3[0]
P3[7]
DAC
端口
DAC[0]
DAC[7]
高 电流
输出
256 字节
4/6/8 kbyte
OSC
6 mhz
12-mhz
8-位
CPU
12 mhz
管脚 配置
ps/2
端口
cy7c63612/13
1
2
3
4
5
6
7
9
11
12
D
–
10
8
15
14
13
17
16
19
18
21
20
23
22
24
V
CC
V
SS
P3[6]
P3[4]
P1[2]
P1[0]
P0[6]
P0[4]
P3[7]
P3[5]
P1[3]
P1[1]
P0[7]
P0[5]
P0[3]
P0[1]
V
PP
Vss
D+
P0[2]
P0[0]
XTAL
输出
XTAL
在
24-管脚 soic
顶 视图
看 便条 1
cy7c63411/12/13
1
2
3
4
5
6
7
9
11
12
13
14
15
16
18
17
D
–
10
8
19
20
31
30
29
33
32
35
34
37
36
39
38
40
25
27
26
28
V
CC
V
SS
P3[6]
P3[4]
P3[2]
P3[0]
P2[6]
P2[4]
P3[7]
P3[5]
P3[3]
P3[1]
P2[7]
P2[5]
P2[3]
P2[1]
P1[7]
P1[5]
P1[3]
P1[1]
P0[7]
P0[5]
P0[3]
P0[1]
V
PP
Vss
D+
P2[2]
P2[0]
P1[6]
P1[4]
P1[2]
P1[0]
P0[6]
P0[4]
P0[2]
P0[0]
XTAL
输出
XTAL
在
40-管脚 pdip
48-管脚 ssop
顶 视图
1
2
3
4
5
6
7
9
11
12
13
14
15
16
18
17
D
–
10
8
19
20
31
30
29
33
32
35
34
37
36
39
38
41
40
43
42
45
44
46
48
47
21
22
23
24 25
27
26
28
V
CC
Vss
P3[6]
P3[4]
P3[2]
P3[0]
P2[6]
P2[4]
P3[7]
P3[5]
P3[3]
P3[1]
P2[7]
P2[5]
P2[3]
P2[1]
P1[7]
P1[5]
P1[3]
P1[1]
NC
NC
P0[7]
P0[5]
P0[3]
P0[1]
NC
NC
V
PP
Vss
D+
P2[2]
P2[0]
P1[6]
P1[4]
P1[2]
P1[0]
NC
NC
P0[6]
P0[4]
P0[2]
P0[0]
NC
NC
XTAL
输出
XTAL
在
48-管脚 ssop
1
2
3
4
5
6
7
9
11
12
13
14
15
16
18
17
D
–
10
8
19
20
31
30
29
33
32
35
34
37
36
39
38
41
40
43
42
45
44
46
48
47
21
22
23
24 25
27
26
28
V
CC
Vss
P3[6]
P3[4]
P3[2]
P3[0]
P2[6]
P2[4]
P3[7]
P3[5]
P3[3]
P3[1]
P2[7]
P2[5]
P2[3]
P2[1]
P1[7]
P1[5]
P1[3]
P1[1]
DAC[7]
DAC[5]
P0[7]
P0[5]
P0[3]
P0[1]
DAC[3]
DAC[1]
V
PP
Vss
D+
P2[2]
P2[0]
P1[6]
P1[4]
P1[2]
P1[0]
DAC[6]
DAC[4]
P0[6]
P0[4]
P0[2]
P0[0]
DAC[2]
DAC[0]
XTAL
输出
XTAL
在
21
23
22
24
40-管脚 cerdip
48-管脚 sidebraze48-管脚 sidebraze
顶 视图