首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:820042
 
资料名称:DSP201
 
文件大小: 106K
   
说明
 
介绍:
DSP-Compatible Single/Dual DIGITAL-TO-ANALOG CONVERTERS
 
 


: 点此下载
  浏览型号DSP201的Datasheet PDF文件第4页
4
浏览型号DSP201的Datasheet PDF文件第5页
5
浏览型号DSP201的Datasheet PDF文件第6页
6
浏览型号DSP201的Datasheet PDF文件第7页
7

8
浏览型号DSP201的Datasheet PDF文件第9页
9
浏览型号DSP201的Datasheet PDF文件第10页
10
浏览型号DSP201的Datasheet PDF文件第11页
11
浏览型号DSP201的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
®
dsp201/202
8
图示 1. dsp201 和 dsp202 定时.
XCLK
CONV
同步 (ssf = 高)
同步 (ssf = 低)
使能
sina/b (casc = 低 在 dsp202)
XCLK
CONV
sina/b (casc = 高)
位 1 (msb)
t
2
t
5
t
3
t
2
t
6
t
7
t
6
t
7
t
9
t
8
t
10
t
11
位 1 (msb) 位 2 位 16
位 17
位 18 (lsb)
t
4
t
10
t
11
位 1 (msb) 位 2
位 16 (lsb)
t
2
t
1
t
1
t
2
位 16 (lsb)
(3) (3)
(1)
dsp202 cascade 模式 (casc = 高)
频道 一个 数据
频道 b 数据
重置
t
8
(2)
间隔 描述 最小值 最大值 单位
t
1
xclk 时期; 职责 循环 50%
±
10% 83 ns
t
2
转变 command 低 时间 50 ns
t
3
转变 时期 (casc = 低 在 dsp202) 24 t
1
t
4
转变 时期 (casc = 高 在 dsp202 40 t
1
t
5
同步 起作用的 延迟 之后 转变 下落 边缘) t
1
+40 2 t
1
ns
t
6
同步 低 至 高 延迟 从 xclk rising; c
L
= 50pf 15 ns
t
7
同步 高 至 低 延迟 从 xclk rising; c
L
= 50pf 15 ns
t
8
使能 建制 在之前 转变 下落 边缘
(1)
50 ns
t
9
使能 支撑 之后 转变 下落 边缘
(1)
50 ns
t
8
重置 建制 在之前 转变 下落 边缘 50 ns
t
10
sina/b 数据 建制 在之前 xclk rising 20 ns
t
11
sina/b 数据 支撑 之后 xclk rising 0 ns
注释: (1) 正常情况下 系 低 所以 那 先前 transmitted 数据 是 使用 至 更新 dac 输出 在 下落 边缘 的
conv. 使能 高 阻止 这 dac 从 正在 updated. (2) 重置 必须 是 使保持 低 为 二 完全
转变 command 循环, 和 使能 必须 是 低. (3) optional 数据 位. clocked 在 dac 寄存器 仅有的 如果 swl
是 低.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com