首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:823701
 
资料名称:HCPL-0931
 
文件大小: 449K
   
说明
 
介绍:
High Speed Digital Isolators
 
 


: 点此下载
  浏览型号HCPL-0931的Datasheet PDF文件第7页
7
浏览型号HCPL-0931的Datasheet PDF文件第8页
8
浏览型号HCPL-0931的Datasheet PDF文件第9页
9
浏览型号HCPL-0931的Datasheet PDF文件第10页
10

11
浏览型号HCPL-0931的Datasheet PDF文件第12页
12
浏览型号HCPL-0931的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
11
传播 延迟, 脉冲波 宽度
扭曲量 和 传播 延迟 skew
传播 延迟 是 一个 图示 的
merit, 这个 describes 如何
quickly 一个 逻辑 信号 propagates
通过 一个 系统 作 illustrated 在
图示 3.
这 传播 延迟 从 低 至
高, t
PLH
, 是 这 数量 的 时间
必需的 为 一个 输入 信号 至
propagate 至 这 输出, 造成
这 输出 至 改变 从 低 至
高. similarly, 这 传播
延迟 从 高 至 低, t
PHL
, 是 这
数量 的 时间 必需的 为 这
输入 信号 至 propagate 至 这
输出, 造成 这 输出 至
改变 从 高 至 低.
图示 3. 定时 图解 至 illustrate 传播 延迟, t
PLH
和 t
PHL
.
图示 4. 定时 图解 至 illustrate
传播 延迟 skew.
V
V
输出
V
输出
V
t
PSK
50%
50%
2.5 v
CMOS
2.5 v
CMOS
脉冲波 宽度 扭曲量, pwd, 是
这 区别 在 t
PHL
t
PLH
和 常常 确定 这
最大 数据 比率 能力 的
一个 传递 系统. pwd 能
是 表示 在 百分比 用
dividing 这 pwd (在 ns) 用 这
最小 脉冲波 宽度 (在 ns)
正在 transmitted. typically, pwd
在 这 顺序 的 20
30% 的 这
最小 脉冲波 宽度 是 tolerable.
传播 延迟 skew, t
PSK
,
和 频道-至-频道 skew,
t
CSK
, 是 核心的 参数 至
考虑 在 并行的 数据 trans-
使命 产品 在哪里
同步 的 信号 在
并行的 数据 线条 是 一个 concern.
如果 这 并行的 数据 是 正在 sent
通过 途径 的 这 数字的
isolators, differences 在 propaga-
tion 延迟 将 导致 这 数据 至
arrive 在 这 输出 的 这
数字的 isolators 在 不同的
时间. 如果 这个 区别 在
传播 延迟 是 大
足够的, 它 将 限制 这 maxi-
mum 传递 比率 在 这个
并行的 数据 能 是 sent 通过
这 数字的 isolators.
t
PSK
是 定义 作 这 区别
在 这 最小 和
最大 传播 延迟,
也 t
PLH
或者 t
PHL
, among 二 或者
更多 设备 这个 是 运行
下面 这 一样 情况 (i.e.,
这 一样 驱动 电流, 供应
电压, 输出 加载, 和 operat-
ing 温度). t
CSK
是 定义
作 这 区别 在 这
最小 和 最大 propaga-
tion 延迟, 也 t
PLH
或者 t
PHL
,
among 二 或者 更多 途径
在里面 一个 单独的 设备 (适用
至 双 和 四方形 频道 de-
vices) 这个 是 运行 下面
这 一样 情况.
作 illustrated 在 图示 4, 如果 这
输入 的 二 或者 更多 设备 是
切换 也 在 或者 止 在 这
一样 时间, t
PSK
是 这 区别
在 这 最小 propaga-
tion 延迟, 也 t
PLH
或者 t
PHL
, 和
这 最大 传播 延迟,
也 t
PLH
或者 t
PHL
.
作 提到 早期, t
PSK
, 能
决定 这 最大 并行的
数据 传递 比率. 图示 5
显示 这 定时 图解 的 一个
典型 并行的 数据 传递
应用 和 两个都 这 时钟
和 数据 线条 正在 sent 通过
这 数字的 isolators. 这 图示
显示 数据 和 时钟 信号 在
这 输入 和 输出 的 这
数字的 isolators. 在 这个 情况, 这
数据 是 clocked 止 这 rising 边缘
的 这 时钟.
图示 5. 并行的 数据 传递.
数据
数据
输入
时钟
输出
时钟
t
PSK
t
PSK
输入
输出
5 v cmos
2.5 v cmos
0 v
V
OH
V
OL
V
输出
V
t
PLH
t
PHL
50%
10%
90%
90%
10%
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com