10
产品 信息
电源 消耗量
这 hcpl-90xx 和 hcpl-09xx
cmos 数字的 isolators achieves
低 电源 消耗量 从 这
manner 用 这个 它们 transmit
数据 横过 分开 屏障. 用
detecting 这 边缘 transitions 的
这 输入 逻辑 信号 和 con-
verting 这个 至 一个 narrow 电流
脉冲波, 这个 驱动 这 分开
屏障, 这 isolator 然后 latches
这 输入 逻辑 状态 在 这 输出
获得. 自从 这 电流 脉冲
是 narrow, 关于 2.5 ns 宽, 这
电源 消耗量 是 indepen-
dent 的 mark-至-空间 比率 和
solely 依赖 在 频率.
这 近似的 电源 供应
电流 每 频道 是:
I(输入) = 40(f/fmax)(1/4) 毫安
在哪里 f = 运行 频率,
fmax = 50 mhz.
信号 状态 在 开始-向上 和
Shut 向下
至 降低 电源 消耗,
这 输入 信号 至 这 途径
的 hcpl-90xx 和 hcpl-09xx
数字的 isolators 是 differenti-
ated 和 然后 latched 在 这
输出 一侧 的 这 分开
屏障 至 reconstruct 这 信号.
这个 可以 结果 在 一个 ambigu-
ous 输出 状态 取决于 在
电源 向上, 关闭 和 电源
丧失 sequencing. 因此, 这
设计者 应当 考虑 这
包括 的 一个 initialization
信号 在 这个 开始-向上 电路.
bypassing 和 pc 板 布局
这 hcpl-90xx 和 hcpl-09xx
数字的 isolators 是 极其
容易 至 使用. 非 外部 接口
电路系统 是 必需的 因为 这
isolators 使用 高-速 cmos ic
技术 准许 cmos 逻辑
至 是 连接 直接地 至 这
输入 和 输出. 作 显示 在
图示 1, 这 仅有的 外部
组件 必需的 为 恰当的
运作 是 二 47 nf 陶瓷的
电容 为 解耦 这
电源 供应. 为 各自 capaci-
tor, 这 总的 含铅的 长度 在
两个都 ends 的 这 电容 和 这
电源-供应 管脚 应当 不
超过 20 mm. 图示 2 illustrates
这 推荐 打印 电路
板 布局 为 这 hcpl-9000
或者 hcpl-0900. 为 数据 比率 在
excess 的 10mbd, 使用 的 地面
平面 为 两个都 地
1
和 地
2
是
高级地 推荐.
图示 1. 函数的 图解 的 单独的 频道 hcpl-0900 或者 hcpl-0900.
1
2
3
45
6
7
8
V
DD1
在
1
C1
C2
便条:
c1, c2 = 47 nf 陶瓷的 电容
NC
地
1
V
DD2
输出
1
地
2
hcpl-9000
或者
hcpl-0900
V
OE
图示 2. 推荐 打印 电路 板 布局.
C2
V
DD2
输出
1
地
2
V
DD1
地
1
在
1
C1
V
OE
hcpl-9000
或者
hcpl-0900