4
函数的 管脚 描述
vcc (管脚 1)
提供 一个 非常 好 decoupled 5v 偏差 供应 为 这 ic 至
这个 管脚 用 连接 它 至 这 atx 5v
SB
输出. 这个 管脚
提供 所有 这 偏差 为 这 ic 作 好 作 这 输入 电压 为
这 内部的 备用物品 3v3aux ldo. 这 电压 在 这个 管脚 是
监控 为 电源-在 重置 (por) 目的.
地 (管脚 5, 垫子)
信号 地面 为 这 ic. 这些 管脚 是 也 这 地面
返回 为 这 内部的 3v3aux ldo 那 是 起作用的 在
s3/s4/s5 睡眠 states. 所有 电压 水平 是 量过的 和
遵守 至 这些 管脚.
s3# 和 s5# (管脚 3 和 4)
这些 管脚 转变 这 ic’s operating 状态 从 起作用的 (s0,
s1/s2) 至 s3 和 s4/s5 睡眠 states. 这些 是 数字的
输入 featuring 内部的 10
µ
一个 拉 向下 电流 来源 在
各自 管脚. 额外的 电路系统blocks illegal 状态 transitions,
此类 作 s4/s5 至 s3. 连接 s3# 和 s5# 至 这 计算机
系统’s slp_s3
和 slp_s5信号, 各自.
3v3aux (管脚 2)
连接 这个 管脚 至 这 3v3dual 输出. 在 睡眠 states, 这
电压 在 这个 管脚 是 管制 至 3.3v 通过 一个 内部的
通过 设备 powered 从 5vsby 通过 这 vcc 管脚. 在
起作用的 states, atx 3.3v 输出 是 delivered 至 这个 node
通过 一个 全部地-在 nmos 晶体管. 在 s3 和 s4/s5
states, 这个 管脚 是 监控 为 欠压 events.
dla (管脚 6)
这个 管脚 是 一个 打开-流 输出. 一个 1k
Ω
电阻 必须 是
连接 从 这个 管脚 至 这 atx 12v 输出. 这个 电阻
是 使用 至 拉 这 门 的 合适的 n-mosfets 至 12v,
这个 在 起作用的 状态, 转变 在 这 atx 3.3v 和 5v 输出
在 这 3.3v
AUX
和 5v
双
输出, 各自. 这个 管脚
是 也 使用 至 监控 这 12v 栏杆 在 por. 如果 一个 电阻
其它 比 1k
Ω
是 使用, 这 por 水平的 将 是 影响.
5vdlsb (管脚 7)
连接 这个 管脚 至 这 门 的 一个 合适的 p-场效应晶体管.
isl6506 和 isl6506b: 在 s3 睡眠 状态, 这个 晶体管 是
切换 在, 连接 这 atx 5v
SB
输出 至 这 5v
双
调整器 输出.
isl6506a: 在 s3 和 s4/s5 睡眠 状态, 这个 晶体管 是
切换 在, 连接 这 atx 5v
SB
输出 至 这 5v
双
调整器 输出.
描述
运作
这 isl6506 控制 2 输出 电压, 3.3v
双
和
5V
双
. 它 是 设计 为 微处理器 计算机
产品 需要 3.3v, 5v, 5v
SB
, 和 12v 偏差 输入
从 一个 atx 电源 供应. 这 ic 是 composed 的 一个 直线的
控制/调整器 supplying 这 计算机 系统’s
3.3v
双
电源, 一个 双 转变 控制 供应 这
5V
双
电压, 作 好 作 所有 这 控制 和 monitoring
功能 需要 为 完全 acpi implementation.
Initialization
这 isl6506 automatically initializes 在之上 receipt 的 输入
电源. 这 电源-在 重置 (por) 函数 continually
monitors 这 5v
SB
输入 供应 电压. 这 isl6506 也
monitors 这 12v 栏杆 至 insure 那 这 atx 围栏 是 向上
在之前 进去 在 这 s0 状态 甚至 如果 两个都 slp_s3
和
slp_s5
是 两个都 高.
双 输出 运算的 真实 表格
表格 1 describes 这 真实 结合体 pertaining 至 这
3.3v
双
和 5v
双
输出. 这 内部的 电路系统 做
不 准许 这 转变 从 一个 s4/s5 状态 至 一个 s3 状态.
函数的 定时 图解
计算数量 1 (isl6506/b) 和 2 (isl6506a) 是 simplified 定时
图解, detailing 这 电源 向上/向下 sequences 的 所有 这
输出 在 回馈 至 这 状态 的 这 睡眠-状态 管脚 (s3#,
s5#), 作 好 作 这 状态 的 这 输入 atx 供应. 不 显示
在 这些 图解 是 这 deglitching 特性 使用 至 保护
相反 false 睡眠 状态 tripping. additionally, 这 isl6506
特性 一个 60
µ
s 延迟 在 transitioning 从 s0 至 s3 states. 这
转变 从 这 s0 状态 至 s4/s5 状态 是 立即的.
表格 1. 5V
双
输出 真实 表格
S5
S3 3.3aux 5VDL COMMENTS
1 1 3.3v 5V s0/s1/s2 states (起作用的)
1 0 3.3v 5V S3
0 1 便条 维持 previous 状态
0 0 3.3v 0V s4/s5 (isl6506 &放大; 06b)
0 0 3.3v 5V s4/s5 (isl6506a)
便条: 结合体 不 允许.
图示 1. 5V
双
和 3.3v
AUX
定时 图解;
isl6506 和 isl6506b
5VSB
3.3v, 5v, 12v
S3
S5
5VDLSB
DLA
3V3AUX
5VDL
isl6506, isl6506a, isl6506b