首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:835196
 
资料名称:IDT72V283L10PFI
 
文件大小: 434K
   
说明
 
介绍:
3.3 VOLT HIGH-DENSITY SUPERSYNC NARROW BUS FIFO
 
 


: 点此下载
  浏览型号IDT72V283L10PFI的Datasheet PDF文件第9页
9
浏览型号IDT72V283L10PFI的Datasheet PDF文件第10页
10
浏览型号IDT72V283L10PFI的Datasheet PDF文件第11页
11
浏览型号IDT72V283L10PFI的Datasheet PDF文件第12页
12

13
浏览型号IDT72V283L10PFI的Datasheet PDF文件第14页
14
浏览型号IDT72V283L10PFI的Datasheet PDF文件第15页
15
浏览型号IDT72V283L10PFI的Datasheet PDF文件第16页
16
浏览型号IDT72V283L10PFI的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
13
idt72v263/273/283/293/103/113 3.3v 高 密度supersync ii
TM
narrow 总线 先进先出
8k x 18, 16k x 9/18, 32k x 9/18, 64k x 9/18, 128k x 9/18, 256k x 9/18, 512k x9
商业的 和 工业的
温度 范围
idt72v223/233/243/253/263/273/283/293 3.3v 高 密度 supersync ii
TM
narrow 总线 先进先出
512 x 18, 1k x 9/18, 2k x 9/18, 4k x 9/18, 8k x 9/18, 16k x 9/18, 32k x 9/18, 64k x 9/18, 128k x 9
表格 2
default 可编程序的 标记 补偿
IDT72V253
IDT72V223 IDT72V263
IDT72V233 IDT72V243 IDT72V273 IDT72V283 IDT72V293
补偿 n,m 补偿 n,m 补偿 n,m 补偿 n,m 补偿 n,m
所有 其它 x9 至 x9 所有 其它 x9 至 x9
LD
FSEL0 FSEL1 所有 模式 模式 模式 所有 模式 模式 模式 所有模式
L L H 511 511 511 511 511 16,383 16,383
L H L 255 255 255 255 255 8,191 8,191
L H H 63 63 63 63 63 4,095 4,095
H L H 15 15 31 31 31 2,047 2,047
H L L 31 31 1,023 1,023 1,023 1,023 1,023
H H L 7 7 15 15 15 511 511
H H H 3 3 7 7 7 255 255
L L L 127 127 127 127 127 127 127
H X X 串行 程序编制 模式
(3)
L X X 并行的 程序编制 模式
(4)
(32,769-m) 写 为 这 idt72v273, (65,537-m) 写 为 这 idt72v283
和 (131,073-m) 写 为 这 idt72v293. 这 补偿 m 是 这 全部 补偿 值.
这 default 设置 为 这些 值 是 陈述 在 这 footnote 的 表格 2.
当 这 先进先出 是 全部, 这 输入 准备好 (
IR
) 标记 将 go 高, inhibiting 更远
写 行动. 如果 非 读 是 执行 之后 一个 重置,
IR
将 go 高 之后
d 写 至 这 先进先出. 如果 x18 输入 或者 x18 输出 总线 宽度 是 选择, d= 513
写 为 这 idt72v223, 1,025 写 为 这 idt72v233, 2,049 写 为 这
idt72v243, 4,097 写 为 这 idt72v253, 8,193 写 为 这 idt72v263,
16,385 写 为 这 idt72v273, 32,769 写 为 这 idt72v283 和 65,537
写 为 这 idt72v293. 如果 两个都 x9 输入 和 x9 输出 总线 widths 是 选择,
d = 1,025 写 为 这 idt72v223, 2,049 写 为 这 idt72v233, 4,097
写 为 这 idt72v243, 8,193 写 为 这 idt72v253, 16,385 写 为
这 idt72v263, 32,769 写 为 这 idt72v273, 65,537 写 为 这
idt72v283 和 131,073 写 为 这 idt72v293, 各自. 便条 那 这
额外的 文字 在 fwft 模式 是 预定的 至 这 capacity 的 这 记忆 加 输出
寄存器.
如果 这 先进先出 是 全部, 这 第一 读 运作 将 导致 这
IR
标记 至 go 低.
subsequent 读 行动 将 导致 这
PAF
HF
至 go 高 在 这
情况 描述 在 表格 4. 如果 更远 读 行动 出现, 没有 写
行动, 这
PAE
将 go 低 当 那里 是 n+1 words 在 这 先进先出, 在哪里
n 是 这 empty 补偿 值. continuing 读 行动 将 导致 这 先进先出 至
变为 empty. 当 这 last 文字 有 被 读 从 这 先进先出,
或者
将 go
高 inhibiting 更远 读 行动.
REN
是 ignored 当 这 先进先出 是 empty.
当 配置 在 fwft 模式, 这
或者
标记 输出 是 triple 寄存器-
缓冲, 和 这
IR
标记 输出 是 翻倍 寄存器-缓冲.
相关的 定时 图解 为 fwft 模式 能 是 建立 在 图示 9, 10 和
12.
程序编制 标记 补偿
全部 和 empty 标记 补偿 值 是 用户 可编程序的.这 idt72v223/
72v233/72v243/72v253/72v263/72v273/72v283/72v293 有内部的 reg-
isters 为 这些 补偿. 那里 是 第八 default 补偿 值 可选择的 在
主控 重置. 这些 补偿 值 是 显示 在 表格 2. 补偿 值 能 也
是 编写程序 在 这 先进先出 在 一个 的 二 方法; 串行 或者 并行的 加载
方法. 这 选择 的 这 加载 方法 是 完毕 使用 这
LD
(加载) 管脚.
在 主控 重置, 这 状态 的 这
LD
输入 确定 whether 串行 或者
并行的 标记 补偿 程序编制 是 使能. 一个 高 在
LD
在 主控 重置
选择 串行 加载 的 补偿 值. 一个 低 在
LD
在 主控 重置 选择
并行的 加载 的 补偿 值.
在 增加 至 加载 补偿 值 在 这 先进先出, 它 是 也 可能 至 读
这 电流 补偿 值. 补偿 值 能 是 读 通过 这 并行的 输出 端口
q0-qn, regardless 的 这 程序编制 模式 选择 (串行 或者 并行的). 它 是
不 可能 至 读 这 补偿 值 在 串行 fashion.
图示 3, 可编程序的 标记 补偿 程序编制 sequence, summaries
这 控制 管脚 和 sequence 为 两个都 串行 和 并行的 程序编制 模式.
为 一个 更多 详细地 描述, 看 discussion 那 跟随.
这 补偿 寄存器 将 是 编写程序 (和 reprogrammed) 任何 时间 之后
主控 重置, regardless 的 whether 串行 或者 并行的 程序编制 有 被
选择. 有效的 程序编制 范围 是 从 0 至 d-1.
同步的 vs 异步的 可编程序的 标记
定时 选择
idt72v223/72v233/72v243/72v253/72v263/72v273/72v283/
72v293 能 是配置 在 这 主控 重置 循环 和 也 synchro-
nous 或者 异步的 定时 为
PAF
PAE
flags 用 使用 的 这 pfm 管脚.
如果 同步的
PAF
/
PAE
配置 是 选择 (pfm, 高 在
MRS
), 这 paf 是 asserted 和 updated 在 这 rising 边缘 的 wclk 仅有的 和
不 rclk. similarly,
PAE
是 asserted 和 updated 在 这 rising 边缘 的 rclk
仅有的 和 不 wclk. 为 detail 定时 图解, 看 图示 18 为 同步的
PAF
定时 和 图示 19 为 同步的
PAE
定时.
如果 异步的
PAF
/
PAE
配置 是 选择 (pfm, 低 在
MRS
), 这 paf 是 asserted 低 在 这 低-至-高 转变 的 wclk 和
PAF
是 重置 至 高 在 这 低-至-高 转变 的 rclk. similarly,
PAE
是 asserted 低 在 这 低-至-高 转变 的 rclk.
PAE
是 重置 至 高
在 这 低-至-高 转变 的 wclk. 为 detail 定时 图解, 看 图示
20 为 异步的
PAF
定时 和 图示 21 为 异步的
PAE
定时.
注释:
1. n = empty 补偿 为
PAE
.
2. m = 全部 补偿 为
PAF
.
3. 作 好 作 selecting 串行 程序编制 模式, 一个 的 这 default 值 将 也 是 承载 取决于 在 这 状态 的 fsel0 &放大; fsel1.
4. 作 好 作 selecting 并行的 程序编制 模式, 一个 的 这 default 值 将 也 是 承载 取决于 在 这 状态 的 fsel0 &放大; fsel1.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com