首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:836880
 
资料名称:IDT82V2088BB
 
文件大小: 1709K
   
说明
 
介绍:
OCTAL CHANNEL T1/E1/J1 LONG HAUL/ SHORT HAUL LINE INTERFACE UNIT
 
 


: 点此下载
  浏览型号IDT82V2088BB的Datasheet PDF文件第8页
8
浏览型号IDT82V2088BB的Datasheet PDF文件第9页
9
浏览型号IDT82V2088BB的Datasheet PDF文件第10页
10
浏览型号IDT82V2088BB的Datasheet PDF文件第11页
11

12
浏览型号IDT82V2088BB的Datasheet PDF文件第13页
13
浏览型号IDT82V2088BB的Datasheet PDF文件第14页
14
浏览型号IDT82V2088BB的Datasheet PDF文件第15页
15
浏览型号IDT82V2088BB的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
12
工业的
温度 范围
octal 频道 t1/e1/j1 长 haul/短的 haul 线条 接口 单位
MCLK 输入 17 G1 mclk: 主控 时钟
mclk 是 一个 独立, 自由-运动 涉及 时钟. 它 是 一个 单独的 涉及 为 所有 运作 模式
和 提供 selectable1.544 mhz 或者 37.056 mhz 为 t1/j1 运行 模式 当 2.048 mhz 或者
49.152 mhz 为 e1 运行 模式.
这 涉及 时钟 是 使用 至 发生 一些 内部的 涉及 信号:
定时 涉及 为 这 整体的 时钟 恢复 单位.
定时 涉及 为 这 整体的 数字的 jitter attenuator.
定时 涉及 为 微控制器 接口.
一代 的 rclkn 信号 在 一个 丧失 的 信号 情况.
涉及 时钟 在 transmit 所有 ones (tao) 和 所有 zeros 情况. 当 sending prbs/
qrss 或者 inband loopback 代号, 也 mclk 或者 tclkn 能 是 选择 作 这 涉及 时钟.
涉及 时钟 为 atao 和 ais.
这 丧失 的 mclk 将 转变 所有 这 第八 ttip/tring 在 高 阻抗 状态.
MCLKS 输入 56 R6 mclks: 主控 时钟 选择
如果 2.048 mhz (e1) 或者 1.544 mhz (t1/j1) 是 选择 作 这 mclk, 这个 管脚 应当 是 连接 至
地面; 和 如果 这 49.152 mhz (e1) 或者 37.056 mhz (t1/j1) 是 选择 作 这 mclk, 这个 管脚 应当
是 牵引的 高.
LOS1
LOS2
LOS3
LOS4
LOS5
LOS6
LOS7
LOS8
输出
1
3
4
5
6
7
8
9
C2
C3
D1
D2
D3
E1
E2
E3
losn: 丧失 的 信号 输出 为 频道 1~8
这些 管脚 是 使用 至 表明 这 丧失 的 received 信号. 当 losn 管脚 变为 高, 它 indicates
这 丧失 的 received 信号 在 频道 n. 这 losn 管脚 将 变为 低 automatically 当 有效的
received 信号 是 发现 又一次. 这 criteria 的 丧失 的 信号 是 描述 在3.5 los 和 ais
发现.
控制 接口
p/
S
输入 14 G4 p/
S
: 并行的 或者 串行 控制 接口 选择
水平的 在 这个 管脚 确定 这个 控制 模式 是 选择 至 控制 这 设备 作 跟随:
这 串行 微控制器 接口 组成 的
CS
, sclk, sdi, sdo 和 sclke 管脚. 并行的 微观的-
控制 接口 组成 的
CS
, a[7:0], d[7:0],
DS
/
RD
, r/
W
/
WR
管脚. 这 设备 支持 非-mul-
tiplexed 并行的 接口 作 跟随:
int/
MOT
输入 12 F2 int/
MOT
: intel 或者 motorola 微控制器 接口 选择
在 微控制器 模式, 这 并行的 微控制器 接口 是 配置 为 motorola 兼容
微控制器 当 这个 管脚 是 低, 或者 为 intel 兼容 微控制器 当 这个 管脚 是 高.
CS
输入 45 N1
CS
: 碎片 选择
在 串行 和 并行的 微控制器 模式, 这个 管脚 是 asserted 低 用 这 微控制器 至 使能
微控制器 接口. 为 各自 读 或者 写 运作, 这个 管脚 必须 是 changed 从 高 至 低,
和 将 仍然是 低 直到 这 运作 是 在.
SCLK 输入 46 N2 sclk: 变换 时钟
在 串行 微控制器 接口 模式, 信号 在 这个 管脚 是 这 变换 时钟 为 这 串行 接口. con-
figuration 数据 在 管脚 sdi 是 抽样 在 这 rising edges 的 sclk. 配置 和 状态 数据 在
管脚 sdo 是 clocked 输出 的 这 设备 在 这 rising edges 的 sclk 如果 管脚 sclke 是 低, 或者 在 这 下落
edges 的 sclk 如果 管脚 sclke 是 高.
表格-1 管脚 描述 (持续)
名字 类型 管脚 非. 描述
PQFP208 PBGA208
p/
S
控制 接口
并行的 微控制器 接口
串行 微控制器 接口
p/
S
, int/
MOT
微控制器 接口
10 motorola 非-多路复用
11 intel 非-多路复用
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com