首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:836880
 
资料名称:IDT82V2088BB
 
文件大小: 1709K
   
说明
 
介绍:
OCTAL CHANNEL T1/E1/J1 LONG HAUL/ SHORT HAUL LINE INTERFACE UNIT
 
 


: 点此下载
  浏览型号IDT82V2088BB的Datasheet PDF文件第9页
9
浏览型号IDT82V2088BB的Datasheet PDF文件第10页
10
浏览型号IDT82V2088BB的Datasheet PDF文件第11页
11
浏览型号IDT82V2088BB的Datasheet PDF文件第12页
12

13
浏览型号IDT82V2088BB的Datasheet PDF文件第14页
14
浏览型号IDT82V2088BB的Datasheet PDF文件第15页
15
浏览型号IDT82V2088BB的Datasheet PDF文件第16页
16
浏览型号IDT82V2088BB的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
13
工业的
温度 范围
octal 频道 t1/e1/j1 长 haul/短的 haul 线条 接口 单位
DS
/
RD
输入 47 N3
DS
: 数据 strobe
在 并行的 motorola 微控制器 接口 模式, 信号 在 这个 管脚 是 这 数据 strobe 的 这 并行的
接口. 在 一个 写 运作 (r/
W
=0), 数据 在 d[7:0] 是 抽样 在 这 设备. 在 一个 读
运作 (r/
W
=1), 数据 是 输出 至 d[7:0] 从 这 设备.
RD
: 读 运作
在 并行的 intel 微控制器 接口 模式, 这个 管脚 是 asserted 低 用 这 微控制器 至 initiate
一个 读 循环. 数据 是 输出 至 d[7:0] 从 这 设备 在 一个 读 运作.
sdi/r/
W
/
WR
输入 48 P1 sdi: 串行 数据 输入
在 串行 微控制器 接口 模式, 数据 是 输入 在 这个 管脚. 输入 数据 是 抽样 在 这 rising
edges 的 sclk.
r/
W
: 读/写 选择
在 并行的 motorola 微控制器 接口 模式, 这个 管脚 是 低 为 写 运作 和 高 为 读
运作.
WR
: 写 运作
在 并行的 intel 微控制器 接口 模式, 这个 管脚 是 asserted 低 用 这 微控制器 至 initiate
一个 写 循环. 数据 在 d[7:0] 是 抽样 在 这 设备 在 一个 写 运作.
SDO 输出 49 P2 sdo: 串行 数据 输出
在 串行 微控制器 接口 模式, 信号 在 这个 管脚 是 这 输出 数据 的 这 串行 接口. con-
figuration 和 状态 数据 在 管脚 sdo 是 clocked 输出 的 这 设备 在 这 起作用的 边缘 的 sclk.
INT
输出 50 R1
INT
: 中断 要求
这个 管脚 输出 这 一般 中断 要求为 所有 中断 来源. 如果 intm_glb 位 (
gcf0, 40h
)
是 设置 至 ‘1’, 所有 中断 来源 将 是 masked. 和 这些 中断 来源 也 能 是 masked indi-
vidually 通过 寄存器 (
intm0, 11h
) 和 (
intm1, 12h
). 中断 状态 是 reported 通过 字节 int_ch
(
intch, 80h
), 寄存器 (
ints0, 16h
) 和 (
ints1, 17h
).
输出 特性 的 这个 管脚 能 是 定义 至 是 推-拉 (起作用的 高 或者 低) 或者 是 打开-流
(起作用的 低) 用 位 int_pin[1:0] (
gcf0, 40h
).
D7
D6
D5
D4
D3
D2
D1
D0
i / o
24
25
26
27
28
29
30
31
H3
H2
J1
J2
J3
J4
K3
K2
dn: 数据 总线 7~0
这些 管脚 函数 作 一个 bi-directional 数据 总线 的 这 微控制器 接口.
A7
A6
A5
A4
A3
A2
A1
A0
输入
37
38
39
40
41
42
43
44
L1
L2
L3
L4
M4
M3
M2
M1
一个: 地址 总线 7~0
这些 管脚 函数 作 一个 地址 总线 的 这 微控制器 接口.
RST
输入 51 P3
RST
: 硬件 重置
这 碎片 是 重置 如果 一个 低 信号 是 应用 在 这个 管脚 为 更多 比 100ns. 所有 这 驱动器 输出 是 在
高 阻抗 状态, 所有 这 内部的 flip-flops 是 重置 和 所有 这 寄存器 是 initialized 至 它们的
default 值.
THZ 输入 10 E4 thz: transmit 驱动器 使能
这个 管脚 使能 或者 使不能运转 所有 传输者 驱动器 在 一个 global 基准. 一个 低 水平的 在 这个 管脚 使能 这
驱动器 当 一个 高 水平的 转变 所有 驱动器 在 高 阻抗 状态. 便条 那 符合实际 的 内部的
电路 是 不 影响 用 信号 在 这个 管脚.
REF 输入 59 T1 ref: 涉及 电阻
一个 外部 电阻 (3 k
Ω, 1%)
是 使用 至 连接 这个 管脚 至 地面 至 提供 一个 标准 涉及
电流 为 内部的 电路.
表格-1 管脚 描述 (持续)
名字 类型 管脚 非. 描述
PQFP208 PBGA208
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com