首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:842389
 
资料名称:LC72722PM
 
文件大小: 114K
   
说明
 
介绍:
Single-Chip RDS Signal-Processing System LSI
 
 


: 点此下载
  浏览型号LC72722PM的Datasheet PDF文件第4页
4
浏览型号LC72722PM的Datasheet PDF文件第5页
5
浏览型号LC72722PM的Datasheet PDF文件第6页
6
浏览型号LC72722PM的Datasheet PDF文件第7页
7

8
浏览型号LC72722PM的Datasheet PDF文件第9页
9
浏览型号LC72722PM的Datasheet PDF文件第10页
10
浏览型号LC72722PM的Datasheet PDF文件第11页
11
浏览型号LC72722PM的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
非. 5602-8/15
lc72722, 72722m, 72722pm
3. 同步 和 内存 地址 重置 (1 位): syr
最初的 值: syr =0
提醒: 1. 至 应用 一个 同步 重置, 设置 syr 至 1 temporarily 使用 这 ccb, 和 然后 设置 它 后面的 至 0 又一次 使用 这 ccb.
这 电路 将 开始 同步 俘获 运作 在 这 要点 syr 是 设置 至 0.
2. 这 syr 管脚 (管脚 24) 也 提供 一个 完全同样的 重置 控制 运作. 产品 能 使用 也 方法. however, 这 控制 方法
那 是 不 使用 必须 是 设置 至 0 在 所有 时间. 任何 脉冲波 和 一个 宽度 的 在 250 ns 将 suffice.
3. 一个 重置 必须 是 应用 立即 之后 这 reception 频道 是 changed. 如果 一个 重置 是 不 应用, reception 数据 从 这 previous
频道 将 仍然是 在 记忆.
4. 数据 读 输出 之后 一个 同步 重置 是 读 输出 开始 和 这 backward 保护 块 数据 preceding 这 establishment 的
同步.
SYR 同步 发现 电路 内存
0 正常的 运作 (重置 cleared) 正常的 写 (看 这 描述 的 这 owe 位.)
1 强迫 至 这 unsynchronized 状态 (同步 重置)
之后 这 重置 是 cleared, 开始 writing 从 这 数据 较早的 至 这
establishment 的 同步, i.e. 这 数据 在 backward 保护.
最初的 值: owe = 0
最初的 值: ec0 = 0, ec1 = 1, ec2 = 0, ec3 = 0, ec4 = 1
提醒: 1. 如果 软-decision 一个 或者 软-decision b 是 指定, 软-decision 控制 将 是 执行 甚至 如果 这 号码 的 位 corrected 是 设置 至 0 (error
发现 仅有的). 和 这些 settings, 数据 将 是 输出 为 blocks 和 非 errors.
2. 作 opposed 至 软-decision b, 这 软-decision 一个 设置 抑制 软 decision 错误 纠正.
4. 内存 写 控制 (1 位): owe
5. 错误 纠正 方法 设置 (5 位): ec0 至 ec4
OWE 内存 写 情况
0 仅有的 数据 为 这个 同步 had 被 established 是 写.
1 数据 为 这个 同步 不 有 被 established (unsynchronized 数据) 是 也 写. (不管怎样, 这个 应用 当 syr = 0.)
E E E
号码 的
C C C
位 corrected
0 1 2
0 0 0 0 (错误 发现 仅有的)
1 0 0 1 或者 更少的 位
0 1 0 2 或者 更少的 位
1 1 0 3 或者 更少的 位
0 0 1 4 或者 更少的 位
1 0 1 5 或者 更少的 位
0 1 1 illegal 值
1 1 1 illegal 值
E E
C C 软-decision 设置
3 4
0 0 模式 0: hard decision
1 0 模式 1: 软 decision 一个
0 1 模式 2: 软 decision b
1 1 illegal 值
6. intermittent 做 输出 设置
SP0 SP1 做 输出 状态
0 0 做 变得 低 当 一个 或者 更多 blocks 的 数据 是 写 至 记忆.
1 0 做 变得 低 当 4 或者 更多 blocks 的 数据 是 写 至 记忆.
0 1 做 变得 低 当 8 或者 更多 blocks 的 数据 是 写 至 记忆.
1 1 做 变得 低 当 12 或者 更多 blocks 的 数据 是 写 至 记忆.
7. 结晶 振荡器 频率 选择 (1 位): xs
xs = 0: 4.332 mhz
xs = 1: 8.664 mhz
最初的 值: xs = 0
最初的 值: sp0 = 0, sp1 = 0
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com