典型 效能 特性
除非 否则 指定, V
S
= 5v, C
L
= 10pf, T
一个
=
25˚C (持续)
应用 部分
LMV7219 是 一个 单独的 供应 比较器 和 内部的 hyster-
esis, 7ns 的 传播 延迟 和 仅有的 1.1ma 的 供应 cur-
rent.
这 LMV7219 有 一个 典型 输入 一般 模式 电压
范围 的 −0.2v 在下 这 地面 至 1V 在下 V
cc
. 这 differ-
ential 输入 平台 是 一个 一双 的 PNP 晶体管, 因此, 这
输入 偏差 电流 flows 输出 的 这 设备. 如果 也 的 这 输入
信号 falls 在下 这 负的 一般 模式 限制, 这
parasitic PN 接合面 formed 用 这 基质 和 这 根基
的 这 PNP 将 转变 在, 结果 在 一个 增加 的 输入 偏差
电流.
如果 一个 的 这 输入 变得 在之上 这 积极的 一般 模式
限制, 这 输出 将 安静的 维持 这 准确无误的 逻辑 水平的 作
长 作 这 其它 输入 stays 在里面 这 一般 模式 范围.
不管怎样, 这 传播 延迟 将 增加. 当 两个都 在-
puts 是 外部 这 一般 模式 电压 范围, 电流
饱和 occurs 在 这 输入 平台, 和 这 输出 变为
unpredictable.
这 传播 延迟 做 不 增加 significantly 和
大 差别的 输入 电压. 不管怎样, 大 差别的
电压 更好 比 这 供应 电压 应当 是 避免
至 阻止 损坏 至 这 输入 平台.
这 LMV7219 有 一个 推 拉 输出. 当 这 输出
switches, 那里 是 一个 直接 path 在 V
cc
和 地面,
造成 高 输出 sinking 或者 sourcing 电流 在 这
转变. 之后 这 转变, 这 输出 电流 减少
和 这 供应 电流 settles 后面的 至 关于 1.1ma 在 5v,
因此 conserving 电源 消耗量.
大多数 高-速 comparators oscillate 当 这 电压 的
一个 的 这 输入 是 关闭 至 或者 equal 至 这 电压 在 这
其它 输入 预定的 至 噪音 或者 不想要的 反馈. 这
LMV7219 有 7mV 的 内部的 hysteresis 至 计数器 para-
sitic 影响 和 噪音. 这 hysteresis 做 不 改变 sig-
nificantly 和 这 供应 电压 和 这 一般 模式 在-
放 电压 作 反映 在 这 规格 表格.
这 内部的 hysteresis creates 二 trip 点, 一个 为 这
rising 输入 电压 和 一个 为 这 下落 输入 电压. 这
区别 在 这 trip 点 是 这 hysteresis. 和 在-
ternal hysteresis, 当 这 comparator’s 输入 电压 是
equal, 这 hysteresis effectively 导致 一个 比较器-
输入 电压 至 move quickly past 这 其它, 因此 带去 这
输入 输出 的 这 区域 在哪里 振动 occurs. 标准
comparators 需要 hysteresis 至 是 增加 和 外部 re-
sistors. 这 fixed 内部的 hysteresis 排除 这些
电阻器.
额外的 Hysteresis
如果 额外的 hysteresis 是 desired, 这个 能 是 完毕 和 这
增加 的 三 电阻器 使用 积极的 反馈, 作 显示
在
图示 2
. 这 积极的 反馈 方法 slows 这 com-
parator 回馈 时间. 计算 这 电阻 值 作 fol-
lows:
1) 选择 r3. 这 电流 通过 R3 应当 是 更好 比
这 输入 偏差 电流 至 降低 errors. 这 电流 通过
R3 (i
F
) 在 这 trip 要点 是 (v
REF
-v
输出
) /r3. 考虑 这 二
可能 输出 states 当 solving 为 r3, 和 使用 这
小 的 这 二 结果 电阻 值. 这 二 formulas
是:
R3=V
REF
/i
F
(当 V
输出
=0)
R3=V
CC
-v
REF
/i
F
(v
输出
=V
CC
)
2) Choose 一个 hysteresis 带宽 必需的 (v
HB
).
3) 计算 r1, 在哪里 R1 = R3 x(v
HB
/v
CC
)
4) Choose 这 trip 要点 为 V
在
rising. 这个 是 这 门槛
电压 (v
THR
) 在 这个 这 比较器 switches 从 低 至
高 作 V
在
rises 关于 这 trip 要点.
5) 计算 R2 作 跟随:
6) 核实 这 trip 电压 和 hysteresis 作 跟随:
传播 延迟 (t
PD
+
)
ds101054-17
ds101054-18
图示 1. 输入 和 输出 波形, 非-反相的
输入 Varied
LMV7219
www.国家的.com 8