首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:87950
 
资料名称:MAX9316EUP
 
文件大小: 214.24K
   
说明
 
介绍:
1:5 Differential LVPECL/LVECL/HSTL Clock and Data Driver
 
 


: 点此下载
  浏览型号MAX9316EUP的Datasheet PDF文件第3页
3
浏览型号MAX9316EUP的Datasheet PDF文件第4页
4
浏览型号MAX9316EUP的Datasheet PDF文件第5页
5
浏览型号MAX9316EUP的Datasheet PDF文件第6页
6

7
浏览型号MAX9316EUP的Datasheet PDF文件第8页
8
浏览型号MAX9316EUP的Datasheet PDF文件第9页
9
浏览型号MAX9316EUP的Datasheet PDF文件第10页
10
浏览型号MAX9316EUP的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ed), 准许 高-效能 时钟 或者 数据 distribu-
tion 在 系统 和 一个 名义上的 +3.3v 供应. 为 inter-
facing 至 差别的 lvecl, 这 v
EE
范围 是 -3.0v 至
-3.8v (和 v
CC
grounded). 输出 水平 是 谈及-
enced 至 v
CC
和 是 考虑 lvpecl 或者 lvecl,
取决于 在 这 水平的 的 这 v
CC
供应. 和 v
CC
连接 至 一个 积极的 供应 和 v
EE
连接 至
地面, 这 输出 是 lvpecl. 这 输出 是
lvecl 当 v
CC
是 连接 至 地面 和 v
EE
连接 至 一个 负的 供应.
输入 偏差 电阻器
当 这 输入 是 打开, 这 内部的 偏差 电阻器 设置
这 输入 至 低 状态. 这 反相的 输入 (
CLK
) 是
片面的 和 一个 75k
pullup 至 v
CC
和 一个 75k
pulldown
至 v
EE
. 这 同相 输入 (clk) 和 这 单独的-
结束 输入 (sclk) 是 各自 片面的 和 一个 75k
拉-
向下 至 v
EE
. 这 单独的-结束
EN
和 sel 输入 是
各自 片面的 和 一个 60k
pulldown 至 v
EE
.
差别的 时钟 输入 限制
这 最大 巨大 的 这 差别的 信号 应用
至 这 差别的 时钟 输入 是 3.0v. 这个 限制 也
应用 至 这 区别 在 任何 涉及 电压
输入 和 一个 单独的-结束 输入. 规格 为 这 高
和 低 电压 的 一个 差别的 输入 (v
IHD
和 v
ILD
)
和 这 差别的 输入 电压 (v
IHD
- v
ILD
) 应用
同时发生地.
单独的-结束 时钟 输入 和 v
BB
这 差别的 时钟 输入 能 是 配置 至 接受
一个 单独的-结束 输入. 这个 是 accomplished 用 连接-
ing 这 在-碎片 涉及 电压, v
BB
, 至 这 反相的
或者 同相 输入 的 这 差别的 输入 作 一个 谈及-
ence. 为 例子, 这 差别的 clk,
CLK
输入 是
转变 至 一个 同相, 单独的-结束 输入 用 con-
necting v
BB
CLK
和 连接 这 单独的-结束
输入 信号 至 clk. similarly, 一个 反相的 配置
是 得到 用 连接 v
BB
至 clk 和 连接
这 单独的-结束 输入 至
CLK
. 和 一个 差别的 输入
配置 作 单独的 结束 (使用 v
BB
), 这 单独的-
结束 输入 能 是 驱动 至 v
CC
和 v
EE
或者 和 一个
单独的-结束 lvpecl/lvecl 信号. 便条 那 这 sin-
gle-结束 输入 必须 是 least v
BB
±95mv 或者 一个 differ-
ential 输入 的 在 least 95mv 至 转变 这 输出 至 这
V
OH
和 v
OL
水平 指定 在 这
直流 电的
特性
表格.
当 使用 这 v
BB
涉及 输出, 绕过 它 和 一个
0.01µf 陶瓷的 电容 至 v
CC
. 如果 这 v
BB
涉及
是 不 使用, leave 它 打开. 这 v
BB
涉及 能
源 或者 下沉 0.5ma. 使用 v
BB
仅有的 为 一个 输入 那 是
在 这 一样 设备 作 这 v
BB
涉及.
产品 信息
供应 bypassing
绕过 v
CC
至 v
EE
和 高-频率 表面-挂载
陶瓷的 0.1µf 和 0.01µf 电容 在 并行的 作
关闭 至 这 设备 作 可能, 和 这 0.01µf capaci-
tor closest 至 这 设备. 使用 多样的 并行的 vias 至
降低 parasitic 电感. 当 使用 这 v
BB
ref-
erence 输出, 绕过 它 和 一个 0.01µf 陶瓷的 capaci-
tor 至 v
CC
(如果 这 v
BB
涉及 是 不 使用, 它 能 是
left 打开).
控制-阻抗 查出
输入 和 输出 查出 特性 影响 这 perfor-
mance 的 这 max9316. 连接 输入 和 输出 sig-
nals 和 50
典型的 阻抗 查出.
降低 这 号码 的 vias 至 阻止 阻抗 dis-
continuities. 减少 reflections 用 维持 这 50
典型的 阻抗 通过 cables 和 connec-
tors. 减少 skew 在里面 一个 差别的 一双 用 相一致
这 电的 长度 的 这 查出.
输出 末端
terminate 输出 和 50
至 v
CC
- 2v 或者 使用 一个
相等的 thevenin 末端. 当 一个 单独的-结束
信号 是 带去 从 一个 差别的 输出, terminate 两个都
输出. 为 例子, 如果 q0 是 使用 作 一个 单独的-结束
输出, terminate 两个都 q0 和
Q0
.
碎片 信息
晶体管 计数: 616
处理: 双极
MAX9316
1:5 差别的 lvpecl/lvecl/hstl
时钟 和 数据 驱动器
_______________________________________________________________________________________ 7
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com