8
fn8202.0
十一月 10, 2004
principles 的 运作
这 x9455 是 一个 整体的 circuit 包含 二 电阻
arrays 和 双 wipers 在 各自 排列, 它们的 有关联的
寄存器 和 counters, 和 这 串行 接口 逻辑
供应 直接 交流 在 这 host 和 这
digitally 控制 potentiometers. 这个 部分 提供
detail 描述 的 这 下列的:
•resistor 排列
• 向上/向下 接口
• 2-线 接口
电阻 排列 描述
这 x9455 是 包括 的 二电阻 arrays. 各自 排列
包含 255 分离的 resistive部分 那 是 连接
在 序列. 这 物理的 ends 的 各自 排列 是 相等的 至
这 fixed terminals 的 一个 机械的 分压器 (r
Hi
和
R
Li
输入). (看 图示 1.)
各自 排列 有 二 独立 wipers. 在 两个都 ends 的
各自 排列 和 在 各自电阻 段 是 二
switches, 一个 连接 至 各自 的 这 wiper 管脚 (r
WiA
和
R
WiB
).
在里面 各自 单独的 排列 仅有的 一个 转变 的 各自 wiper
将 是 转变 在 在 一个 时间.
这些 switches 是 controlled 用 二 wiper 计数器
寄存器 (wcr). 这 8-位 的 这 wcr 是 解码 至
选择 和 使能 一个 的 256 switches. 便条 那 各自 wiper
有 一个 专心致志的 wcr. 当 所有 位 的 一个 wcr 是 zeroes,
这 转变 closest 至 这 相应的 r
L
管脚 是 选择.
当 所有 位 的 一个 wcr 是 ones,这 转变 closest 至 这
相应的 r
H
管脚 是 选择.
这 wcrs 是 易变的 和 将 是 写 直接地. 那里
是 四 非-易变的 数据 registers (dr) 有关联的 和
各自 wcr. 各自 dr 能 是 承载 在 wcr. 所有 drs 和
wcrs 能 是 读 或者 写.
电源 向上 和 向下 (所需的)东西
在 电源 向上 cs必须 是 高 至 避免 inadvertant
“store” 行动. 在 power 向上, 这 内容 的 数据
寄存器 水平的 0 (dr0a0, dr0b0, dr1a0, 和 dr1b0),
是 承载 在 这 corresponding wiper 计数器 寄存器.
一个 的
wcria[7:0]
R
Hi
R
WiA
R
Li
= ff 十六进制
255
254
255
256
解码器
Vol一个tile
8-位
Wiper
计数器
寄存器
WCRiA
四
非-易变的
数据
寄存器
dria0, dria1,
dria2, 和
DRiA3
“i” 是 也 0 或者 1
wcrib[7:0]
= 00 十六进制
1
0
R
WiB
254
0
1
wcrib[7:0]
= ff 十六进制
wcria[7:0]
= 00 十六进制
Vol一个tile
8-位
Wiper
计数器
寄存器
WCRiB
四
非-易变的
数据
寄存器
drib0, drib1,
drib2, 和
DRiB3
2-线 和
向上/向下 接口
.
.
.
.
.
.
图示 1. 详细地 块 图解 的 一个 dcp
X9455