AD7545
–
7
–
rev. 一个
A1
R1
10K
Ω
cmos 数据 总线
V
DD
= +10v 至 +15v
C1
33pF
AD544L
V
O
AD544J
A2
R5
20k
Ω
R3
10k
Ω
R6
5k
Ω
+2V
R2
2k
Ω
1
2
8
4
V
DD
R4
33.3k
Ω
数据
AD7545
18
19
20
1
2
V
DD
R
FB
V
REF
DB10
–
DB0
OUT1
AGND
4
MSB
3
DGND
AD584J
+5V
V
DD
= +10v 至 +15v
图示 10. 单独的 供应
“
双极
”
twos complement
d/一个 转换器
微处理器 接合 的 这 ad7545
这 ad7545 能 直接地 接口 至 两个都 8- 和 16-位 微观的-
processors 通过 它的 12-位 宽 数据 获得 使用 标准
CS
和
WR
控制 信号.
一个 典型 接口 电路 为 一个 8-位 处理器 是 显示 在
图示 11. 这个 arrangement 使用 二 记忆 地址, 一个
为 这 更小的 第八 位 的 数据 至 这 dac 和 一个 为 这 向上-
每 四 位 的 数据 在 这 dac 通过 这 获得.
44
获得
CS
WR
8
AD7545
CS
DB11
DB8
WR
DB7
DB0
8
Q
0
*
Q
1
*
地址 总线
8-位 数据 总线
地址
DECODE
CPU
A15
A0
WR
D7
D0
*
Q
0
= 解码 地址 为 dac
Q
1
= 解码 地址 为 获得
图示 11. 8-位 处理器 至 ad7545 接口
图示 12 显示 一个 alternative approach 为 使用 和 8-位
processors 这个 有 一个 全部 16-位 宽 地址 总线 此类 作
6800, 8080, z80 这个 技巧 使用 这 12 更小的 地址 线条
的 这 处理器 地址 总线 至 供应 数据 至 这 dac, 因此
各自 ad7545 连接 在 这个 方法 使用 4k 字节 的 地址
locations. 数据 是 写 至 这 dac 使用 一个 单独的 记忆
写 操作指南. 这 地址 地方 的 这 操作指南 是 orga-
nized 所以 那 这 更小的 12 位 包含 这 数据 为 这 dac 和
这 upper 4 位 包含 这 地址 的 这 4k 块 在 这个 这
dac resides.
12
AD7545
CS
DB11
DB0
WR
16-位 地址 总线
数据 总线
地址
DECODE
CPU
A15
A0
WR
D7
D0
Q
0
4
图示 12. 连接 这 ad7545 至 8-位 processors 通过
这 地址 总线
supplemental 应用 材料
为 更远 信息 在 cmos 乘以 d/一个 转换器
这 reader 是 涉及 至 这 下列的 texts:
应用 手册 至 cmos 乘以 d/一个 转换器
有 从 相似物 设备, 发行 号码 g479.
增益 错误 和 增益 温度 系数 的 cmos
乘以 dacs
—
应用 便条, 发行 号码
E630
–
10
–
6/81 有 从 相似物 设备.