首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:918297
 
资料名称:HD6417615
 
文件大小: 2741K
   
说明
 
介绍:
CMOS single-chip microcontroller
 
 


: 点此下载
  浏览型号HD6417615的Datasheet PDF文件第6页
6
浏览型号HD6417615的Datasheet PDF文件第7页
7
浏览型号HD6417615的Datasheet PDF文件第8页
8
浏览型号HD6417615的Datasheet PDF文件第9页
9

10
浏览型号HD6417615的Datasheet PDF文件第11页
11
浏览型号HD6417615的Datasheet PDF文件第12页
12
浏览型号HD6417615的Datasheet PDF文件第13页
13
浏览型号HD6417615的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
vi
7.6.6 edo 模式............................................................................................................ 328
7.6.7 dram 单独的 转移......................................................................................... 332
7.6.8 refreshing............................................................................................................. 333
7.6.9 电源-在 sequence.............................................................................................. 335
7.7 burst 只读存储器 接口.......................................................................................................... 335
7.8 idles 在 循环.......................................................................................................... 339
7.9 总线 arbitration................................................................................................................... 340
7.9.1 主控 模式 ......................................................................................................... 345
7.10 额外的 items................................................................................................................. 346
7.10.1 resets.................................................................................................................... 346
7.10.2 进入 作 viewed 从 cpu, dmac 或者 e-dmac............................................. 346
7.10.3 stats1 和 stats0 管脚 .................................................................................. 348
7.10.4
BUSHiZ
规格.......................................................................................... 348
7.11 用法 注释 ....................................................................................................................... 349
7.11.1 正常的 空间 进入 之后 同步的 dram 写 当 使用 dmac..... 349
7.11.2 当 使用 i
φ
: e
φ
时钟 比率 的 1 : 1, 8-位 总线 宽度,
和 外部 wait 输入........................................................................................ 351
部分 8 Cache
.................................................................................................................. 353
8.1 介绍........................................................................................................................ 353
8.1.1 寄存器 配置.......................................................................................... 354
8.2 寄存器 描述........................................................................................................... 354
8.2.1 cache 控制 寄存器 (ccr) ............................................................................. 354
8.3 地址 空间 和 这 cache ............................................................................................ 356
8.4 cache 运作................................................................................................................. 357
8.4.1 cache 读.......................................................................................................... 357
8.4.2 写 进入 ......................................................................................................... 359
8.4.3 cache-通过 进入 ......................................................................................... 362
8.4.4 这 tas 操作指南 ............................................................................................. 362
8.4.5 pseudo-lru 和 cache 替换.................................................................. 362
8.4.6 cache initialization ............................................................................................... 364
8.4.7 associative purges................................................................................................ 364
8.4.8 cache flushing...................................................................................................... 365
8.4.9 数据 排列 进入 ................................................................................................ 365
8.4.10 地址 排列 进入........................................................................................... 366
8.5 cache 使用 .......................................................................................................................... 367
8.5.1 initialization.......................................................................................................... 367
8.5.2 purge 的 明确的 线条......................................................................................... 368
8.5.3 cache 数据 coherency.......................................................................................... 368
8.5.4 二-方法 cache 模式 ......................................................................................... 369
8.6 用法 注释 ....................................................................................................................... 370
8.6.1 备用物品 ................................................................................................................. 370
8.6.2 cache 控制 寄存器......................................................................................... 370
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com