飞利浦 半导体 产品 规格
74LV174
十六进制 d-类型 flip-flop 和 重置; 积极的 边缘-触发
2
1998 将 20 853–1964 19422
特性
•
宽 运行 电压: 1.0 至 5.5v
•
优化 为 低 电压 产品: 1.0 至 3.6v
•
accepts ttl 输入 水平 在 v
CC
= 2.7v 和 v
CC
= 3.6v
•
典型 v
OLP
(输出 地面 bounce)
0.8v @ v
CC
= 3.3v,
T
amb
= 25
°
C
•
典型 v
OHV
(输出 v
OH
undershoot)
2v @ v
CC
= 3.3v,
T
amb
= 25
°
C
•
输出 能力: 标准
•
I
CC
类别: msi
描述
这 74lv174 是 一个 low–voltage si–gate cmos 设备 和 是 管脚 和
函数 兼容 和 这 74hc/hct174.
这 74lv174 有 六 edge–triggered d–type flip–flops 和
单独的 d 输入 和 q 输出. 这 一般 时钟 (cp) 和
主控 重置 (mr) 输入 加载 和 重置 (clear) 所有 flip–flops
同时发生地.
这 寄存器 是 全部地 edge–triggered. 这 状态 的 各自 d 输入, 一个
set–up 时间 较早的 至 这 low–to–high 时钟 转变, 是
transferred 至 这 相应的 输出 的 这 flip–flop.
一个 低 水平的 在 这 mr 输入 forces 所有 输出 低, independently
的 时钟 或者 数据 输入.
这 设备 是 有用的 为 产品 需要 真实 输出 仅有的 和
时钟 和 主控 重置 输入 那 是 一般 至 所有 存储
elements.
快 涉及 数据
地 = 0v; t
amb
= 25
°
c; t
r
= t
f
2.5 ns
标识
参数 情况 典型 单位
t
PHL
/t
PLH
传播 延迟
cp 至 q
n
MR至 q
n
C
L
= 15pf
V
CC
= 3.3v
16
13
ns
f
最大值
最大 时钟 频率 77 MHz
C
I
输入 电容 3.5 pF
C
PD
电源 消耗 电容 每 flip-flop
V
CC
= 3.3v
注释 1 和 2
17 pF
注释:
1. C
PD
是 使用 至 决定 这 动态 电源 消耗 (p
D
在
µ
w)
P
D
= c
PD
V
CC
2
x f
i
(c
L
V
CC
2
f
o
) 在哪里:
f
i
= 输入 频率 在 mhz; c
L
= 输出 加载 电容 在 pf;
f
o
= 输出 频率 在 mhz; v
CC
= 供应 电压 在 v;
(c
L
V
CC
2
f
o
) = 总 的 这 输出.
2. 这 情况 是 v
I
= 地 至 v
CC
订货 信息
包装 温度 范围 外部 北 america 北 america pkg. dwg. #
16-管脚 塑料 dil –40
°
c 至 +125
°
C 74lv174 n 74lv174 n sot38-4
16-管脚 塑料 所以 –40
°
c 至 +125
°
C 74lv174 d 74lv174 d sot109-1
16-管脚 塑料 ssop 类型 ii –40
°
c 至 +125
°
C 74lv174 db 74lv174 db sot338-1
16-管脚 塑料 tssop –40
°
c 至 +125
°
C 74lv174 pw 74lv174pw dh sot403-1